This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F280049C-Q1:CpuToCla1MsgRAM 的 CLA 和 CPU 之间的访问仲裁。

Guru**** 2581345 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/1307044/tms320f280049c-q1-access-arbitration-between-cla-and-cpu-for-the-cputocla1msgram

器件型号:TMS320F280049C-Q1

您好!

有一个关于从 CpuToCla1MsgRAM 读取和写入数据的问题。

在结合字#1和字#2读取和写入32位数据的过程中会发生什么?

CPU 写入字#1、但当 CPU 完成字#1时、CLA 希望读取字#1和#2。 CLA 得到的是具有更新值的字#1和具有过时值(来自上一周期)的字#2吗?还是 CLA 在 CPU 写入这两个字之前处于暂停状态?

非常感谢。

莱奥

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    对延迟回复深表歉意。 在这种情况下、应用程序代码应确保在写入和读取之间添加足够的延迟、以确保读取提供更新的值。 CLA 内核不添加延迟周期以保护流水线

    此致、

    维纳