工具与软件:
TMS320F28377S 数据表指出"斜坡期间、VDD (1.2V)应保持不超过 VDDIO (3.3V) 0.3V ";数据表还指出"当 VDD (1.2V)关闭时、VDDOSC (3.3V)不应加电"以及"3.3V 电源应一起加电。"
根据这些多重要求、听起来内核电压 一定不能在3.3V 电源之前加电;所有电源必须一起斜升、或者、只要在 VDD 达到1.14V 之前它们没有达到3.14V、3.3V 电源就有可能首先打开。 这是正确的求和吗?
如果是、那么我们如何正确使用 TPS70345双输出 LDO 为 TMS320F28377S 供电? 更重要的是、我们能否使用 TPS70345为 TMS320F28377S 供电? 这是 LDO 的固定输出版本、VOUT1 = 3.3V、VOUT2 = 1.2V。 SEQ 引脚用于确定哪个输出电压首先开启、第一个输出达到其稳定电压的83%时第二个输出打开。 由于 VDD 不应超过 VDDIO 超过0.3V、1.2V 的83%是0.996V、因此我们不能将 SEQ 拉高并首先打开 VOUT2。 但是、如果我们将 SEQ 拉至低电平以便 VOUT1首先导通、则 VOUT2在 VOUT1 = 0.83 * 3.3V = 2.74V 之前不会开始上升、如果 VOUT1在 VOUT2达到1.14V 之前再上升0.4V (2.74V + 0.4V = 3.14V)、那么我们将违反"VDDOSC 不应在 VDD 关闭时加电"的要求。
因此、尽管 TPS70345组件旨在"为 DSP 应用提供双稳压输出电压"、但我们似乎无法使用 TPS70345来为 TMS320F28377S 供电。
我缺少什么吗? 满足所有处理器要求的唯一方法似乎是完全放弃电源时序、同时斜升所有电源轨。