This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK5B12204:APLL2无法锁定到24MHz XO

Guru**** 2382480 points
Other Parts Discussed in Thread: LMK5B12204, LMK05318B
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1498741/lmk5b12204-apll2-cannot-lock-to-24mhz-xo

器件型号:LMK5B12204
Thread 中讨论的其他器件: LMK05318B

工具/软件:

你好。

我尝试使用 LMK5B12204来生成两个独立的时钟域:

  1. 来自 APLL1 (2.5GHz)的156.25MHz 时钟、可以禁用以节能
  2. 148.5MHz APLL2的+ 297MHz (5.94GHz)+ 54MHz、始终开启

两个 PLL 的基准都是直接连接到 XO_P 的24MHz TCXO (1.8V CMOS) 禁用 DPLL

寄存器映射来自 TICS Pro 1.7.8

当 PLL 配置为级联模式(24MHz -> PFD 处的48MHz -> 2500MHz (APLL1)-> 5940MHz (APLL2)时、一切都正常工作。

然后、 我会在 TICS Pro 中使用相同的参数重新创建工程、但使用 XO 引用的 APLL2。 在这种情况下 、APLL1仍能按预期工作、但 APLL2 显示失锁(LOL)。

如果禁用输出静音、可以观察到 APLL2输出端频率偏移的时钟。

您能帮助我了解发生了什么吗?

TICS Pro 工程文件:

e2e.ti.com/.../Cascade.tcse2e.ti.com/.../XO.tcs

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、hgamm、

    让我回顾一下您的问题、并在今天或明天稍后返回给您。

    此致、

    Jennifer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、hgamm、

    APLL2不会锁定在 XO.TCS 配置中、因为 LMK5B12204不会配置可启用 APLL2 XO 驱动程序的寄存器。 我将在本月更新 LMK5B12204 GUI 以纠正错误。

    同时请使用 LMK05318B GUI 生成配置。 此问题已在 LMK05318B GUI 中解决。 LMK05318B 是8输出版本、属于同一系列。

    我附加了一个可正常工作的"XO into APLL1"选项:

    e2e.ti.com/.../XO_5F00_APLL2-locks_2C00_-5b12204.tcs

    此致、

    Jennifer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢!  LMK05318B 的配置按预期运行。