This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMKDB1202:CLKIN_SEL_tri

Guru**** 2540720 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1507174/lmkdb1202-clkin_sel_tri

器件型号:LMKDB1202

工具/软件:

您好、

您能否说明通过 MUX 的 CLKIN_SEL_tri 引脚(引脚7)启用时钟发生器上的 SRIS 切换到 IN2需要多长时间?

两者之间需要多长时间的延迟? 谢谢你。

Jeff

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jeff、  

    70ns (最大值  

    此致、  

    Vicente  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vincente:

    明白了、谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vincente:

    您能否说明70ns 是如何定义的? 这是意味着超过70ns 会降低 SRIS 性能、还是其他原因?
    Jeff
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jeff、

    此规格定义为在100MHz 时钟之间切换所需的最长时间、换句话说、通过多路复用器在 CLKin1与 CLKin2的100MHz 时钟之间切换输入所需的时间、反之亦然。  

     此致、

    Vicente