This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE7950EVM:clk1 与抖动消除和 pll1 之间的关系

Guru**** 2390755 points
Other Parts Discussed in Thread: LMK04832

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1518413/afe7950evm-relation-between-clk1-and-jitter-cleaning-and-pll1

器件型号:AFE7950EVM
主题中讨论的其他器件:LMK04832

工具/软件:

嘿、团队、

我们使用 TRF1208-AFE7950 EVM、并尝试通过 J15 SMA 提供 lmk04832 的参考时钟以清除 VCXO 抖动、并可以看到 LMK 锁定 LED 已打开、并能够通过频谱分析仪验证极小的抖动(射频输出无干扰)、但当我们尝试通过 Latte 软件关闭 pll1 时、如图中所述。



关闭 pll1 后、lmk 锁定的 LED 仍然亮起、射频输出提供的信号具有相同的极少抖动。

但我的问题是、在停止提供 clk1/制作 pll1 PD 后。 nmk 锁定 LED 应熄灭、射频输出应继续使用信号并具有足够的抖动量、因为未提供抖动清除参考输入。 至少这就是我通过阅读 lmk04832 数据表所理解的内容。

请帮助我了解更多有关这方面的信息。

谢谢。
Akula Vamsi.
数字设计工程师。
Piersight Space。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Akula:

    在进行此项测试时、您能否分享具体的 LED?  

    我已在我的 EVM 上测试过此测试、可以看到在提供 10MHz 参考时、D3、PLL_LOCKED 和 D4、LMK LOCKED、LED 亮起。 当我禁用 PLL1 时、PLL_LOCKED LED D3 会按预期关闭。

    ...

    此致、

    David Chaparro