This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCDB800:时钟缓冲器

Guru**** 2528040 points
Other Parts Discussed in Thread: CDCDB800, DS320PR1601, LMKDB1108

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1534343/cdcdb800-clock-buffer

部件号:CDCDB800
主题中讨论的其他器件: DS320PR1601LMKDB1108

工具/软件:

您好、

我们将使用 CDCDB800 时钟缓冲器和 DS320PR1601、在所述时钟缓冲器的数据表中提到默认端接为 85 Ω。

但我们使用的是具有 100 欧姆差分阻抗的 PCIe 第 5 代 REFCLK。

时钟缓冲器的数据表规定、我们可以将阻抗从 85 Ω 更改为 100 Ω(OUTSET 寄存器、Bit5)。

在第 6.5 节(电气特性)中、规定 Zdiff 默认为 85 Ω、但可以通过将 OUTSET 寄存器中相应的位设置为 1 来将其设置为 100 Ω。

但每次打开装置时都必须对其进行编程、这实际上是不可能的。

 我们如何克服这种情况?

谢谢。此致、

Shekha Shoukath

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Shoukath、  
    使用 LMKDB1108、而不是 CDCDB00。  

    我们有不同的 OPN、一个是 85 Ω、另一个是 1000 Ω 差分。  

    它还与 CDCB800 引脚对引脚兼容。  

    此致、  

    Vicente  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    CDCDB00 为 48 引脚 、但 LMKDB1108 为 40 引脚封装将不相同。

    我们是否可以通过任何其他选项 将 CDCDB00 的时钟设置为 100 Ω。

    谢谢。此致、

    Shekha Shoukath

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Shekha、  
    您是对的、抱歉  不是 P2P。  


    是否有任何不希望使用 LMKDB1108 的原因? 尤其是在占用空间较小的情况下。  

    唯一的选择是为您定制器件、其中阻抗默认设置为 100 Ω 选项。 这样就无需对阻抗选择位进行编程。 如果业务需要、可以采用此自定义自定义自定义自定义组件路径 。  


    此致、

    Vicente  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

     LMKDB1108 数据表的第 no:30 页中指定了需要所有三种模式。

    请说明。

    我们也可以在时钟缓冲器 (CDCDB800) 的输出端使用 85 Ω 并联端接。

    PCIe REFCLK 通常为 100 欧姆、为什么首选 85 欧姆?

    谢谢。此致、

    Shekha Shoukath

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Shekha、  
    该片段所要处理的是所有 OE 状态都应匹配。  
    例如、假设 OE 被拉至高电平以禁用输出、但 OE 寄存器正在启用输出、输出状态仍将被禁用、因为需要设置所有模式才能启用输出。  

    某些用例需要 85OH、尤其是对于互操作。  

    如果我们在时钟缓冲器 (CDCDB800) 的输出端使用 85 Ω 并行终端、没关系。

    我不明白您的意思、您不需要终端、因为它是通过寄存器控制的、并且是器件内部的吗?  


    此致、  

    Vicente  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    (a)

      LMKDB1108 的数据表中未提及 OE 寄存器的默认值。

    引脚 14、19、30、34 具有双重功能 (OE/SBI)、为了使用 OE 功能、SBI_EN(引脚 11)必须为低电平。

    但随后 SBI 功能被禁用、然后如何启用 SBI 模式、SM 总线模式和 OE 模式、以便使用 8 个输出时钟。

    第 8.3.3.3 节提到必须启用所有 3 种模式、同样在第 8.3.2.2 节中提到输出启用时没有任何干扰(假设寄存器 OE 和 SBI OE 处于活动状态)。

    (b)  

    在第 6.5 节中、根据下图在电气特性下为 PCIe 5 通用时钟指定了两个抖动值:

    在什么条件下转换率会变为 3.5V/ns 和 1 .5V/ns

    (c)

    上图中指定了不同的抖动值。

     LMKDB1108 的实际抖动值是多少?

    (d)

    SBI 屏蔽寄存器的功能是什么?

    如果启用 SBI 模式、它将使用哪些所有寄存器?

    (e)

    对于压摆率选择引脚、只有高电平指定快速压摆率、低电平指定慢速压摆率。

    快速和慢速压摆率有哪些值。?

    (f)

    在默认状态下启用自动输出禁用位、这是否意味着如果 DUT 未接收到有效时钟输入、则不会生成输出时钟?

    谢谢。此致、

    Shekha Shoukath