This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMKDB1120:在有效时钟信号之前将 PWRGD 置为有效

Guru**** 2511415 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1552421/lmkdb1120-pwrgd-assertion-before-valid-clock-signal

器件型号:LMKDB1120


工具/软件:

您好!

如果不使用 PWRDN 功能、建议使用什么方法来处理 PWRGD 信号?

数据表说明如下:
“器件上电后、PWRGD 引脚第一次从低电平到高电平转换可能会在输入时钟运行、悬空、低电平/低电平或拉至 VDD 时发生。 仅当 PWRGD 引脚从低电平拉至时、上电序列才会启动 当输入时钟有效时为高电平。


如果在输入时钟无效时将 PWRGD 引脚从低电平拉至高电平、则不会启动上电序列、并且输出保持低电平/低电平。 发生这种情况时、将 PWRGD 引脚从高电平拉回至低电平不会产生任何影响、并且 PWRGD 引脚上的这种从低电平到高电平的转换不被视为有效的电源正常信号。 器件将在下次输入时钟有效且 PWRGD 引脚拉至高电平时上电。 换句话说、每次下电上电只有一个有效的电源正常信号。“

如果 PWRGD 引脚永久拉高至 VDD 并且时钟信号在 VDD PWRGD/PWRGD 之后变为有效状态、则会发生什么情况? 在检测到有效时钟时是否会启用输出、或者是否需要另一次从低电平到高电平的转换?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Maximillian:

    这些都是很好的问题。 遗憾的是、我们上一版数据表中的措辞令人难以置信地具有误导性。  

    如果不使用 PWRDN 功能、则处理 PWRGD 信号/输入的最佳方法是将其连接到 VDD。  此接线为高电平后、时钟输入可以变为有效状态、所有这些都将按预期工作。

    谢谢、

    Michael