This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2572:PLLatinum 软件相位噪声问题

Guru**** 2511985 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1561213/lmx2572-pllatinum-sw-phase-noise-problems

器件型号:LMX2572


工具/软件:

我将通过使用点选项输入基准时钟相位噪声。 当我这样做时、内插/外推非常关闭、系统级相位噪声为+20dBm、在较低频率下有一些非常奇怪的迹线。 如果我加载.csv 文件、则返回到点数选项并使用“update Noise“按钮、响应似乎正确。 这是 1.6.9。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    David、

    我将更新到版本 1.7.0、并希望重现此问题。  但它在我的版本上正常工作。  您是否按下了积分选项的“更新噪音“按钮。  这是我对无限环路带宽的测试

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我正在处理一个保存的设计文件、当我加载它时、使用“使用点“的初始显示会产生+20 dBm/Hz 的噪声。 如果我将 OSC 噪声源更改为另一个源(禁用/使用指标/加载数据)、然后再更改回来、似乎可以更正计算。  
    创建一个新的.sim 文件似乎已经修复了它,因此不知何故数据文件中有一些奇怪的数据。  

    附注:书的第六版什么时候出版?