This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2572:已锁定 PLL 的相位漂移

Guru**** 2535150 points
Other Parts Discussed in Thread: LMX2572

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1565236/lmx2572-phase-drift-of-a-locked-pll

器件型号:LMX2572


工具/软件:

您好、

我们看到、即使器件温度稳定后、锁定的 LMX2572 EVM 的相位也会随着时间的推移而漂移。  

这是正常的吗? 我们可以做些什么来减少相位漂移吗? 请参阅随附的测试设置和测量结果。

我们尝试切换 VCO_PHASE_SYNC 位、但没有影响。   我们以 10MHz PFD 频率对 10MHz 基准进行整数模式锁定。  

相位是相对于 10MHz 铟时钟测量的。  

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Izik:

    那么、您测量的是相对于输入 (10MHz) 的输出相位 (3.1GHz) 吗? 该阶段是输入和输出之间的传播延迟。 此延迟可能会随温度而变化。  

    3100Mhz 是一个整数通道、默认情况下输入输出相位是确定性的、切换 SYNC 位不应有所不同。  

    我们很少测量输入输出相位、我不知道在假设温度保持不变的情况下延迟会随时间变化多少。  

    使用此设置时、我遇到的一个问题是示波器在测量 10MHz 和 3100MHz 信号之间的相位时的精度。