This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:LMK04828:ZCU 216 电路板相位在下电上电后不对齐。

Guru**** 2693225 points

Other Parts Discussed in Thread: LMK04828

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1584956/lmk04828-lmk04828-zcu-216-board-phase-doesn-t-align-after-power-cycle

器件型号: LMK04828

大家好!  
我正在使用两个 ZCU 216 和 clk 104 附加卡。 我有 10MHz 和 1 pps 输入,他们是非常稳定的(从 Brandywine GPS 时钟)。 但进行下电上电时会出现问题、2 个 FPGA 之间的相位不匹配。 我认为根本原因是 LMK04828 CLK 文件。 TICS 时钟文件中有多个参数。 我不知道应该使用哪些参数来同步它们。 到目前为止、我要使用示波器测试 CLK 104 附加卡的 10MHz 输出。 我将附加 TICS 文件以供参考。  
我尝试从 LMK04828B.LMK04828B_B3000M_200M_MTS_SYSREF_5M_Clk0_dis_dync_20230316.txt 的输出获取 200MHz 的输出 
我读过一个类似的问题  

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1347551/lmk04828-generating-a-phase-aligned-10mhz-output-clock

谢谢你  
好极了
Sharma Bishnu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Sharma、

    您是否在每次下电上电时重新同步输出? 您已设置所有 SYNC_DISX 位、这将解释为什么即使您尝试同步输出、输出相位在上电周期之间会发生变化。 您可以尝试将它们全部设置为 0 吗? 并将 SYNC_1SHOT_EN 位设置为 1? 这对于 ZDM 反馈输出非常重要、并确保在触发 SYNC 事件期间它不会保持在复位状态。

    此外、您能分享一下您的 VCO 频率吗? 我认为您的文件加载到我的 TICS Pro 中有误、但我看到 187.5MHz 频率超出了 VCO1 可支持的频带。

    谢谢、

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    VCO 频率为 160、输出频率为 200MHz。 到目前为止,我已经设计了一个工作文件,它看起来很有前途。 SIN_ENABLE 开启、其他参数关闭。 我认为需要记住的主要一点是、在我们尝试同步 N 和 R 分频器时、它们的工作原理是什么。