This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2595:相位噪声

Guru**** 2689205 points

Other Parts Discussed in Thread: LMX2595, LMX2820

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1585431/lmx2595-phase-noise

器件型号: LMX2595
主题: LMX2820 中讨论的其他器件

您能帮我找到解决方案吗?

要求

频率:5 至 18GHz

相位噪声@ 11GHz:–85dBc/Hz @ 100Hz

            –110dBc/Hz @ 10kHz

1.参考时钟相位噪声与输出信号相位噪声之间的关系,我指的是它会如何影响?

2.如果将 TI 板(时钟)的参考时钟提供给 LMX2595 评估板、则相位噪声值将与数据表中的值匹配?

3、相位噪声控制因子,我们可以通过环路带宽或其他任何方式进行控制吗?

 

期待所有问题的答案。 希望我能很快得到答复。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    LMX2595 在 11GHz 条件下的 1/f 噪声已经是–106dBc/Hz@10kHz 偏移、但无法满足您的要求。

    您是否 考虑使用 LMX2820? 1/f 噪声为–111dBc/Hz@10kHz 偏移。 但是、器件间的差异和温度可能会降低相位噪声、不确定可以容忍多大的裕度。 此外、为了满足此要求、基准时钟源也应超干净、否则该失调电压下的相位噪声实际上可能由基准时钟主导。

    我已经说过、如果您有具有以下特性的时钟源、您可以从评估板获取数据表值。

    总体 PLL 相位噪声取决于许多因素、其中一些示例包括环路带宽、PLL 配置、基准时钟。

    请随时访问我们的网站观看一些视频培训。

    www.ti.com/.../ti-precision-labs-phase-lock-loop-fundamentals.html

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您能为我们提供用于控制相位噪声的参数建议吗? 它将如何改进? 我们不是专注于数字、但我们很高兴知道。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    在 10kHz 偏移下、PLL 1/f 噪声和基准时钟都是主要的噪声源。

    1/f 噪声由 PLL 决定、您需要选择满足您要求的 PLL。

    同样、对于基准时钟、您需要选择满足此要求的时钟。