This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2571:在 PLL 内使用 LMX2571、使用内部 VCO?和 Arduino?

Guru**** 2644545 points

Other Parts Discussed in Thread: LMX2571

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1586698/lmx2571-use-the-lmx2571-inside-a-pll-with-its-internal-vco-with-arduino

器件型号: LMX2571

您好:

我想实现 PLL、以便将外部信号相位锁定到基准。

外部信号在 10MHz 至 110MHz 范围内。
LMX2571 具有 PLL 模式、包括一个 VCO 和一个覆盖频率范围的输出分频器、这使得这个目标非常有趣。

它是否可以与内部 VCO 一起使用、而是与 N 分频器的外部输入信号一起使用、而不是使用内部信号? 外部信号是锁相的信号。

此外、是否有使用 Arduino 对 LMX2571 进行编程的示例?

此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Victor、

    我不太了解您的想法、我们如何 利用内部 VCO 将外部信号锁相到基准时钟?

    我们没有编程代码。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、想法是对放置在 VCO 之后的放大器的输出进行相位锁定

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Victor、

    该怎么办? 在这种情况下、放大器的信号与 OSCin 进行相位对齐。 如果您不希望这样做、能提供一个方框图吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好。例如、外部 PA 将放置在 RFoutTX 端口的内部 VCO 之后。来自外部正向耦合器的测量值将插入 Fin.yes、是的、我们希望 外部 PA 的输出信号与 OSCin 相位对齐。

    但是、我们可能会更改此初始拓扑、因为 PA 为高功率、PLL 不稳定的风险可能会导致损坏、即使我们可以添加基于“锁定检测“引脚的快速保护功能。您尝试过吗? 因此我的问题可能不再相关。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Victor、

    由于 PA 的源是 VCO、因此 PA 的输出已经与 OSCin 相位对齐、尽管两者之间存在一些延迟。 如果您需要零延迟、即 OSCin 和 PA 输出的边沿 已对齐、是的、我们需要 PLL 来对 PA 的输出进行相位锁定、而不是对 VCO。 遗憾的是、我认为 LMX2571 器件不支持。