This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04808:LMK04808BISQ/NOPB — 时钟输入查询

Guru**** 2644265 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1580521/lmk04808-lmk04808bisq-nopb---clock-input-query

器件型号: LMK04808

尊敬的团队:

我们正在为新项目设计以下时钟发生器。 请确认该 IC 是否使用单输入振荡器时钟支持 12 路输出和 2 个 OSC_OUT 信号。 此外、请确认 IC 是否可以同时接受一个时钟输入、还是同时接受一个外部时钟输入和一个振荡器输入。

建议了单振荡器输入时钟的可能工作模式、并分享相关的编程/调整详细信息。  

还要确认未使用的时钟输出是否可以保持悬空?

下面附上了我们设计的方框图

image.png

此致、
Vinay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vinay:

    此 IC 可使用单个输入时钟来支持 12 个输出时钟和 2 个 OSC_OUT 信号。  

    它可以通过 CLK_IN 接受输入、这将由第一个环路清除抖动。 需要根据第一个 PLL 的频率设计滤波器、并且该滤波器的输出将被引导至 VCXO 的输入引脚。 该 VCXO 将通过 OSCin 输入、然后驱动第二个 PLL。 是的、它可以同时接受这两个信号。  

    编程序列可以使用 TICS Pro GUI 进行开发、可在 TI.com 上下载。

    最后、您可以而且应该将任何未使用的输入保持悬空。

    谢谢、

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Michael:

    我们有一个连接到 OSCIN 引脚的恒温晶体振荡器 (OCXO) 的单个时钟输入源。 请确认此配置是否足以生成 12 个输出时钟以及 2 个 OSC_OUT 信号。

    此外、请确认该时钟发生器 IC 的最大输入电流和功率要求。

    此致、
    Vinay  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vinay:

    很抱歉耽误你的时间。 连接到 OSCin 的 OCXO 就足够了。  

    时钟输入的最大输入电流为 5mA。

    谢谢、

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Michael:

    请分享用于配置不同时钟输出的用户手册或编程过程。
    此外、请确认该时钟发生器是否支持 27MHz 时钟频率。

    此致、
    Vinay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vinay:

     有关编程序列、请参阅数据表中的第 8.5.2 节“建议编程序列“。  

    此外、该时钟发生器可以支持 27MHz 时钟频率(假设您讨论的是输入)。 如果讨论的是输出,则同样的结果同样成立,但必须确保您有一个合适的时钟树来输出此类频率)。

    谢谢、

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Michael:

    如果外部振荡器没有 VC(电压控制)输入引脚、应如何端接时钟发生器的 CPout1 引脚?
    CPout1 引脚是保持开路、还是应连接到外部振荡器的电压控制输入(如果可用)?


    请确认当外部振荡器不支持电压控制功能时建议的端接方法。

    此致、
    Vinay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vinay:

    此 PLL 正常运行需要 VCXO。 OCXO 不接受 Vtune 输入、这意味着其输出不能与输入(PFD1 的输出)进行相位链接。 OCXO 可用作基准、但为了使双环路配置正常工作、还需要 VCXO 或带有变容二极管的外部晶体。

    当然、假设您使用双环路模式。 如果使用单环路模式并输入 OCXO 作为基准、则可以使 CPout1 保持悬空状态。  

    谢谢、

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Michael:

    感谢您的信息、

    数据表未提供有关 LVCMOS 时钟输出端接的详细信息。 对于连接到 ADC 时钟输入的 CMOS 型时钟输出、建议使用建议的端接方法。

    此致、
    Vinay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vinay:  

    LVCMOS 时钟输出不需要特定的端接。 假设器件的输入已适当端接、LVCMOS 输出无需端接(导入高阻抗负载的 50 Ω 输出布线除外,请勿尝试在末端没有负载的情况下驱动这些输出,因为这会消耗过多电流)。

    谢谢、

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Michael

    请查看随附的原理图并建议设计是否需要进行任何更改。

    此致、
    Vinaye2e.ti.com/.../LMK_5F00_DESIGN.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vinay:

    我查看了您的原理图、有点困惑。 您计划在单环路或双环路配置中使用此器件吗? 双环路具有清除抖动的能力、而单环路可用于通过 VCO 更直接地分配信号。

    如果要使用双环路模式、则无法将 OCXO 输入到 OSCin — 在此用例中,CPout1 需要连接到 VCXO 的 VTUNE 引脚、并且该 VCXO 的输出需要连接到 OSCin 引脚。 如果您在单环路模式下使用此器件、则 CPout1 处不需要环路滤波器、并且该引脚可以悬空。  

    此外、环路滤波器似乎具有相当通用的值。 这目前没问题、但如果您知道时钟树是什么、那么您可以使用 PLLatinum Sim 工具计算适当的环路滤波器带宽、以优化抖动。  

    其他一切看起来都很好。

    谢谢、

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Michael:

    我们需要具有抖动消除功能的单个时钟输入。 OCXO 是否可用作 LMK 的 CLK_IN? LMK 是否接受 VCXO 作为其参考输入? 或者、如果我们仅将 VCXO 馈入 OSCIN、是否可以配置 LMK 以生成所有 12 个输出?

    e2e.ti.com/.../LMK_5F00_DESIGN_5F00_2.pdf

    附上了更新后的原理图设计。 请确认需要进行任何更改。

    此致、
    Vinay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vinay:

    您可以使用 OCXO 作为 LMK 的 CLKIN。 使用 VCXO 作为基准输入不是器件的预期使用方式、因为 Vtune 引脚未连接到任何实际控制器件输出的东西。  

    使用与 OCXO 一样稳定的基准、您可能无需抖动清除。 可以输入到 OSCin 引脚、LMK 仍可以生成全部 12 个输出。

    谢谢、

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Michael:


    如果 OCXO 连接到 OSCIN、器件将采用单环路配置运行。 在单环路模式下、我们预期的抖动性能如何、您能否确认我们应继续使用 使用单个 OCXO 作为 LMK 输入的初始原理图?

    所选 OCXO 的最大抖动为 0.3ps。

    e2e.ti.com/.../7026.LMK_5F00_DESIGN.pdf

    此致、
    Vinay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Michael:

    我们还有一个选项、其中 VCOCXO 振荡器具有电压调优选项。

    该器件是否可以连接到 LMK IC 的 OSCIN 引脚作为主时钟输入源? 在这种情况下、由于只需要单个时钟源、CLKIN0 和 CLKIN1 引脚是否可以保持悬空?

    此外、请确认使用单个 VCOCXO 输入到 OSCIN 引脚并将 Cpout1 引脚连接到 VC 引脚(CLKIN 引脚未连接)是否会将 LMK IC 配置为以单环路或双环路模式运行。

    VCOCXO 器件型号: DOCAT052V-020.0M  
    相位抖动为 0.35ps。

    此致、
    Vinay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vinay:

    该器件是否可以连接到 LMK IC 的 OSCIN 引脚作为主时钟输入源? 在这种情况下、由于只需要单个时钟源、CLKIN0 和 CLKIN1 引脚是否可以保持悬空?

    该器件必须接收 PLL1 的电荷泵输出。 如果在双环路配置中使用此方法并将 OCXO 馈送到 CLKin0、那么这将起作用。 否则、我建议将 OCXO 信号输入到 OSCin 中并在单环路配置中使用该器件(我查看了您的原理图,它看起来不错,但您应该去填充 CPout1 处的环路滤波器)。  如果可以提供 OCXO 的输入频率、相位检测器频率、VCO 频率和输出频率、我可以提供抖动估算值。

    谢谢、

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Michael:

    请确认仅当 OCXO 用作 OSCIN 引脚的输入时、时钟 IN0 和时钟 IN1 是否可以保持未连接状态。

    此致、
    Vinay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vinay:

    只要在单环路模式下运行、这是可以接受的。

    谢谢、

    Michael