This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:设计查询:LMK04828SNKDTEP

Guru**** 2666105 points

Other Parts Discussed in Thread: LMK04828, LMK5C33216A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1590158/lmk04828-design-inquiry-lmk04828snkdtep

器件型号: LMK04828
主题: LMK5C33216A 中讨论的其他器件

尊敬的团队:

我计划使用时钟缓冲器  LMK04828SNKDTEP  我的电路板上。

对于时钟输入引脚、通过不使用 CLK IN0 和 CLKIN 1、我只能使用 OSCin、OSCin*引脚作为缓冲器的 OCXO 时钟输入。

此致、

Abhishek

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、您可以这样使用 LMK04828。 PLL1 可以被旁路、OCXO 可以提供到 OSCin 和/或 OSCin*作为 PLL2 的独立基准。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek Payne 

    感谢您的确认。

    该时钟合成器支持的抖动是什么。

    此致、

    Abhishek

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我仔细阅读了您的问题、发现您说了“时钟缓冲器“。 LMK04828 是一款双环路 PLL、可用作单环路 PLL 或时钟缓冲器。 在单环路模式下、输入必须来自 OSCIN。 在时钟缓冲器模式下、CLKIN1 输入直接连接到时钟分配路径、从而绕过两个 PLL。 因此、如果您想将其用作时钟缓冲器、而没有 PLL、则需要将基准连接到 CLKIN1。 如果我之前误解了您的问题并给您提供了不完整的答案、我深表歉意。

    可实现的抖动取决于 OSCIN 基准的频率和基准噪声特性、输出频率和环路带宽。 PLLatinum Sim 软件可以帮助在单环路模式或时钟缓冲器模式下、根据所需的设置组合估算抖动。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek Payne 

    我想将上述 IC 用作时钟发生器、而不是时钟缓冲器。 很抱歉误解。  

    我将通过 OCXO 晶体向 OSCIN 引脚提供输入。 然后、我希望不同接口具有 10 个不同频率的输出信号。

    能否将 CPOUT 引脚设置为 NC。

    此外、如果中可以将 CLKIN0 和 CLKIN1 引脚设置为 NC、因为我仅使用 IC 的 OSCIN 输入。 使用的 OCXO 是  OX-3050-BE-2072-100000000

    我的电路板的时钟在下面共享。

    请提供您的反馈。

    此致、

    Abhishek

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek:

    我可以从输出引脚获取 CMOS(单端)输出吗?

    此致、

    Abhishek

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我看到这个频率计划有问题。 LMK04828 是一个具有整数通道分频器的整数 PLL。 这意味着 VCO 频率必须是所有输出频率的最小公倍数 (LCM)。 由于您有 32.768MHz、100MHz、125MHz 和 27MHz、因此这些频率的 LCM 为 138.24THz、这在红外频率范围内、在 LMK04828 上无法实现。 您将需要一些其他时钟发生器来管理所有这些不同的频域、或者您需要一个新的频率计划、来适应 LMK04828 中允许的 VCO 频率集的整数分频。

    我想您还需要一些采用分数频率合成的其他器件、例如 LMK5C33216A。 实际上、该器件中提供的 20MHz 并不需要 DPLL、您可以直接从 OCXO 生成整个频率计划并馈送到 XO 端口。 32.768MHz 可以从 2457.6MHz BAW PLL 合成、另外两个频率可以根据需要从其他两个 PLL 合成。 CMOS 输出要求确实会使事情变得更加困难、因为我们只有少数具有许多 CMOS 输出的器件;但是、如果您需要三个 32.768MHz(图中唯一的非差分信号)、LMK5C33216A 有两个差分输出 (OUT0/OUT1)、可配置为多达四个极性相同的 LVCMOS 输出(仅限 2.5V 或 1.8V)。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek Payne 

    您建议使用 的 IC LMK5C33216A 是一款具有 SPI 控制的 16 通道时钟发生器。 您能否建议一个具有 10 通道输出的器件、因为我只需要 10 个通道。

    此外、正如我在上面的时钟树中提到的、我需要 3 个 CMOS 输出。 我是否需要将 3 个输出 P 引脚配置为 32.768MHz 的 CMOS 输出?

    但对于 LMK5C33216A、您提到只有两个输出可以配置为 CMOS。

    OCXO 输入是单端的、这种情况下会怎么样?

    输出 IN0 和 IN1 可设置为 nC?

    此致、

    Abhishek

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek Payne 

    您也能根据我对 VCOXCO 晶体的要求给出合适的器件建议吗?

    此致、

    Abhishek

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我们有多种型号、但 LMK5C33216A 是成本最低的版本、可满足多个 PLL 的要求。 当然、您可以将未使用的输出保持为禁用状态。

    如上所述、LMK5C33216A 最多可将四个输出配置为极性相同的 LVCMOS。 因此、对于三个 32.768MHz 输出不会有问题、因为您可以将一个输出配置为使用差分对的 P 和 N 作为同极性单端 LVCMOS。 同样、信号电平可以是 1.8V 或 2.5V — 如果您需要 3.3V LVCMOS、我们可能需要考虑另一种解决方案。

    连接到 XO 端口的单端 OCXO 就足够了。 使用交流耦合时、信号电平应该没有问题。 我认为没有理由不能使用您最初建议的 OCXO。

    IN0 和 IN1 可以保留为 N/C 它们是 DPLL 的输入、在这种情况下不需要 DPLL。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek:

    您能否确认是否只有 16 通道时钟发生器可满足我的要求。

    我是否可以使用器件  LMK04714QPAPRQ1(该器件是 14 通道,符合我的要求)。

    此致、

    Abhishek

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek Payne 

    我还可以使用该器件 LMK5C22212ARGCT、因为它是同一 LMK5C 系列中的通道。

    此致、

    Abhishek

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Abhishek:  

    我将把这个问题转发给我们的时钟发生器专家。

    谢谢、

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek Payne 和团队:

    因为它对我的设计至关重要、请提供更新。

    此致、

    Abhishek

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好的团队、

    我已将设计更新为  LMK5C22212ARGCT。 请查看原理图并提供反馈。

    另外、请回答一些问题。

    GPIO、SDA、SCLK 什么是 IO 电平?
    对于 LVCMOS 1.8V 输出、是否存在任何硬件方面的更改、需要区分 2.5V 和 1.8V 输出
    3.我的 OXCO 是 49MHz OX-221-9102-49M152,对我的设计来说是可以的。
    我只对 IC 使用 OXCO 输入、IN0 和 IN1 可以保留为 NC?
    仅提及 256MHz LVDS 输出在所有时钟输出上的电流时、电路的 3.3V 总功耗是多少(如数据表中所示)?

    任何建议都是根据我的抖动要求连接我的输出。

    此致、

    Abhishek

    e2e.ti.com/.../6114.LMK5C22212ARGCT.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Abhishek:

    我在此处看到主题:  LMK5C22212A:设计查询 、因此我将关闭这个主题。

    请注意、

    Jennifer