This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCLVP111-SEP:最坏情况抖动

Guru**** 2670055 points

Other Parts Discussed in Thread: CDCLVP111-SEP, CDCLVP111-SP

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1595317/cdclvp111-sep-worst-case-jitter

器件型号: CDCLVP111-SEP
主题中讨论的其他器件: CDCLVP111-SP

CDCLVP111-SEP 的典型附加抖动为 0.125ps。

最大附加抖动为 0.8ps

哪些因素决定了 0.8ps 的抖动性能、这远远超出了我们在实验室中测量的水平?  

对于 在 200MHz 上运行的应用程序、最大附加抖动是多少 ?  

谢谢、

标记

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好:Mark、

    我们的 典型值 附加相位抖动规格为 0.125ps、其中测试条件在数据表中确定。 当原始芯片几年前在我们的 CDCLVP111-SP 中发布时、最大附加相位抖动规格为 0.8ps 是一个仿真结果。 我们测试的结果是什么  典型值 、但请注意、我们测试的典型结果未经过工艺、电压和温度 (PVT) 验证、而这些结果会影响到最大规格。

    谢谢、

    Michael