This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2572:频率转换的平滑程度

Guru**** 2387060 points
Other Parts Discussed in Thread: LMX2572
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1070686/lmx2572-how-smooth-is-the-frequency-transition

部件号:LMX2572

我想使用 LMX2572通过软件 CDR 关闭数据恢复环路。  LMX2572的输出时钟将为5.625GHz +/- 100ppm。 我将使用软件来增加/减少频率,直到它被锁定。 我确实意识到循环时间常数非常长,但这是好的。  我的问题是,频率高达+/-50ppm 的转换是平稳的,还是在转换时会在输出中产生高抖动。  假设我不需要在此+/-100ppm 范围内重新校准。

谢谢你

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,萨尔德,

    5625MHz = 562.5kHz 时为100ppm,这是 VCO 的极小频率变化,无需进行 VCO 校准。  

    您将如何改变频率? 如果您通过更改小数分子来更改 VCO 频率,则 PLL 将以小数为单位,预计会出现小数。 如果可以,最好的办法是将 PLL 置于整数模式,然后更改参考时钟的频率。 通过这种方法,您将始终处于整数模式,不会产生任何刺激和优化的相位噪声。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢你的帮助。 明白了。