This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCE925:CLK 和 S0引脚3.3V 兼容性

Guru**** 2502205 points
Other Parts Discussed in Thread: CDCE925

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1075713/cdce925-clk-and-s0-pins-3-3v-compatibility

部件号:CDCE925

您好,

CDCE925数据表针脚功能 表将 Xin/ClK 和 S0针脚称为 LVCMOS 兼容输入针脚。 通常,LVCMOS 逻辑电平引用3.3V

建议的工作条件表中提到 CLK 和 S0引脚的输入电压最大为1.9V。

请澄清以下问题:

1) CDCE925的 CLK 和 S0输入引脚是否 可以接受3.3V 输入信号?

2)如果最大输入电压仅为1.9V,而不是3.3V,则引脚如何是 LVCMOS 引脚?

此致,

托马斯·CN

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好,托马斯,

    还有1.8V LVCMOS 和2.5V LVCMOS。 不久将有1.2V LVCMOS。 遗憾的是,正如数据表所述,S0和 CLK 引脚仅接受1.8V LVCMOS。

    此致,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     你好,Hao,

    感谢您的澄清。  是否有任何设备可以接受 S0和 CLK 引脚上的3.3V 输入,以及与 CDCE925的功能和 PIN 兼容?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好,托马斯,

    不是,很遗憾不是。 但是,如果可以接受,通过电阻隔板将3.3V CMOS 转换为1.8V CMOS 是相当容易的。

    此致,