This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCM7005-SP:Vik LVCMOS 输入钳位电压

Guru**** 1792840 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1085348/cdcm7005-sp-vik-lvcmos-input-clamp-voltage

部件号:CDCM7005-SP

您好,

我发现 PRI_REF 是 LVCMOS 输入,LVCMOS 规格显示的 Vik LVCMOS 输入钳位电压为-1.2V。  这是否意味着 LVCMOS 输入可以承受比 VCC 高1.2V 的瞬变?  我们当前的输入时钟参考电压最高可达3.7伏,因此我正在尝试看看是否可以容纳这种电压。

谢谢,
托德

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    请有人在这里提供一些见解吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Todd,Adam,

    很抱歉耽误您的回答。

    输入钳位电压超过输入电压的绝对最大负电压额定值,但不超过正电压额定值。

    根据第7.1节,VI 的最大绝对正电压为 Vcc+0.5 (3.3+0.5--> 3.8V),这可能会容纳3.7V 过冲信号,但 会使设备处于绝对条件下,这并不能保证设备的性能,功能或可靠性。   

    谢谢!

    此致,

    阿耶特·帕尔