This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.5318万B:级联设备

Guru**** 2538950 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1088387/lmk05318b-cascade-devices

部件号:LMK0.5318万B

大家好,

我们收到了与另一条线程相关的后续查询。

我将第一个LMK5318b部分的输出级联到另一个部分的输入。 第二部分的原理图如下。

所有电源轨均连接到3.3V,并包括所需的铁氧体和去耦帽。 第一部分的输出驱动设置为AC-LVDS。 我已卸下100ohm端接器R1913并尝试使用100ohm无端接进行内部端接。  

我从第二个设备获得了LOPL_DPLL和LOFL_DPLL,而不考虑内部端接。 连接输入端一侧的捕获。   

根据规范,我认为这应该是PRIREF输入的有效驱动器,但我无法让DPLL锁定。  

我确信LMK0.5318万b部件是为级联而设计的。 是否有如何正确执行此操作的参考? 如果没有,您的员工能否给我Anu提示,说明为什么DPLL不能锁定?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Danilo,

    您能否为我提供所使用的TIC Pro配置的TCS文件?

    此问题很可能是由于设备中的寄存器设置不正确,而不是由于设备的输入端接。

    此致,

    Kia Rahbar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,起亚:

    我刚刚从我们的客户那里收到了此更新。

    我解决了输入问题。 在设计文件中交换了一个设置,我错过了更改。 很抱歉有问题。

    感谢您的帮助!

    此致,

    达尼洛