This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CLOCKDESIGNOL:CLOCKDESIGNOL最新版本

Guru**** 2332390 points
Other Parts Discussed in Thread: PLLATINUMSIM-SW
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/574708/clockdesigntool-clockdesigntool-latest-version

部件号:CLOCKDESIGNOOL
线程中讨论的其他部件: LMK0.4828万PLLATINUMSIM-SW

 CLOCKDESIGNOOL的最新版本是什么? 在Web上,它是1.3 Tm5,但我的计算机上安装了1.3 Tm6和1.3 Tm7版本。 为什么当前版本是1.3 .5? 我需要为LMK0.4828万设计一个过滤器。 推荐使用哪种工具? 我需要对输入时钟使用自定义相位噪声表

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    我对版本进行了反转,因为解算器在某些情况下为所需输入频率提供正确的除法器值时存在一些问题,我们最近没有对此进行任何开发工作。  同时,时钟架构师工具还添加了一些重要功能,如加载自定义相位噪声图的能力(根据需要)。

    目前时钟架构师的一个棘手问题是更改双环路设备的VCXO频率,您必须根据需要更改PLL1环路滤波器的VCO频率以及PLL2环路滤波器的相位检测器频率。  单击循环过滤器选项卡上的Advanced (高级)按钮后即可完成此操作。

    请考虑使用时钟架构师Web工具。


    73岁
    Timothy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢Timothy,
    我尝试了时钟架构,与CLOCKDESIGNOOL相比,LMK0.4828万的功能非常有限。 我不需要求解除法器值。 我想在LMK0.4828万中优化两个PLL的环路滤波器。 在CLOCKDESIGNOTOOL rev 1.3 .5,1.3 6和1.3 .7中,滤波器和相位噪声计算是否有任何已知问题? 是否可以下载1.3 6-7版本? 我丢失了安装文件
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    否,已知的环路滤波器设计问题。 但是v 1.3 5支持LMK0.4828万,应该能为您提供良好的服务。
    我不确定我能做些什么来分发其他版本,因为我们有正式渠道。

    由于时钟设计工具尚未进行新开发,我想做的一件事是将LMK设备添加到PLLatium SIM工具(pllatinumsim-SW),该工具目前是用于LMX设备的高级回路滤波器计算器。

    73岁
    Timothy