This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2531:相位噪声因数在5MHz偏移时?

Guru**** 2387830 points
Other Parts Discussed in Thread: LMX2531
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/573385/lmx2531-phase-noise-contributors-at-5mhz-offset

部件号:LMX2531

我有一位客户在设计采用 LMX2531LQ1570E的1570的产品 时遇到了问题。

偏移为5 MHz时相位噪声涉及哪些因素? 根据我的理解,在宽回路带宽下,参考输入和PLL 是主要的噪声因素。 下面是我在一些培训中发现的一个示例:

我们是否需要一个相位噪声图来查看形状并推断最容易降低PSD的位置? 根据我的理解,有许多技术可用于减少相位噪声,这些技术将以不同的方式影响噪声,例如:

  • 尽可能使用干净的输入参考
  • 尽可能使用高频参考输入,这可能允许您减小N分频器
  • 最大程度地提高充油泵增益
  • 等等

谢谢!

Brian

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Brian,

    在5 MHz时,可能的主要原因是VCO相位噪声。   这可能取决于设计。

    我建议使用PLLatinum SIM工具,该工具可用于从TI网站对LMX2531进行完整建模。

    此致,

    Dean

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我现在要处理的问题是,发射噪声基底太高,无法满足我们的带外辐射要求。 最坏的情况是,我们在我提到的5 MHz偏移时大约是20dB高。 此时,我正在尝试确定噪声层的来源(基带芯片噪声层或低相噪声或两者的某种组合)。 我还有一个问题是相位噪声如何结合? 如果IF信号输入在特定偏移处具有-140 dBc/Hz噪声基线,而与之混合的LO在相同偏移处具有-140 dBc/Hz噪声基线,这是否意味着输出在相同偏移处具有-137dBc/Hz噪声基线?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Brian,

    是的,噪音与您所说的方式相结合。

    作为诊断,您可能会考虑降低充油泵增益。  这可能会使环路滤波器看起来未优化,但会缩小环路带宽,从而减少PLL噪声,并让您知道这是否是一个因素。


    此致,
    Dean