This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.4828万:设备时钟与SYSREF之间的设置时间

Guru**** 1828310 points
Other Parts Discussed in Thread: DAC39J84
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/583573/lmk04828-the-setup-time-between-device-clock-and-sysref

部件号:LMK0.4828万
主题中讨论的其他部件: DAC39J84

您好,Deer Ti

 

我使用LMK0.4828万为自己的主板上的DAC39J84提供器件时钟和SYSREF。   有一些关于设备时钟和SYSREF之间的设置时间的问题。

 

  1. 我的JESD204B配置是LMF = 841 HD = 1 k = 32。 我的设备时钟= 600MHz,SYSREF = 9.375MHz。 设备时钟的频率比SYSREF高得多。 毫无疑问,SYSREF将按设备时钟采样。 换言之,即使设备时钟的第一个上升沿没有采样SYSREF的高水平。 设备时钟的上升沿必须在第一个后采样SYSREF的高电平。 是否需要设置设备时钟和SYSREF之间的设置时间。(如DAC39J84设置时间=50ps的数据表)
  2. 我发现在示波器上SYSREF的上升时间有点长。 当我设置SYSREF_DDLY和DCLKout DDLY时,我是否必须补偿上升时间。 如何测量设备时钟与SYSREF之间的设置时间? 其中是SYSREF的来源,用于测量设备时钟和SYSREF之间的设置时间。 到达高级90 % 的第一个点的第一个非零点?  当设备时钟为正弦波形时。 如何判断与正弦波形上升沿对应的点。

此致

志鹏

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Zhipeng,
    1,最好是第一台设备上升沿已满足设置时间要求。 如果有时第一个设备时钟响应,有时第二个设备时钟响应,这对JESD204B链路设置不是很好,即使是DAC39J84也可以处理它。

    2,上升时间与驾驶员能力和负载有关。 设备时钟600 MHz周期为1667 ps,有足够的空间来进行调整延迟。 DAC39J84中的SYSREFP/N是LVPECL输入类型,至少需要400 mV VIDDP。 它可以是测量的起点。 设备时钟类似于选择停止点。
    设备时钟不是正弦波形式。 正弦波可能由低带宽范围引起。

    此致,
    肖恩·汉