This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.4828万:LMK0.4828万 0-Delay PLL模式的抖动性能

Guru**** 2553450 points
Other Parts Discussed in Thread: LMX2582

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/580008/lmk04828-jitter-performace-of-lmk04828-0-delay-pll-mode

部件号:LMK0.4828万
主题中讨论的其他部件: LMX2582

您好,先生,


我们正在0延迟PLL模式下使用LMK0.4828万,以便与输入时钟进行相位同步。 LMK的参考时钟为50MHz, 输出(即,e DCLKOUT)连接至LMX2582 RF PLL设备。

我想知道LMX2582从源到输出的路径的总抖动。

我有源代码(即50MHz TCXO和LMX2582 PLL)的RMS抖动值。 对于LMK0.4828万,因为我在双PLL模式下使用设备。 PLL-1将用作抖动消除器。 请问,PLL1的输出将是什么RMS抖动值。由于PLL1的CPOUT连接到VCXO,而VCXO的输出连接到PLL2的输入。


在此情况下,请指导如何测量LMK0.4828万的抖动。


此致,

Bharath