This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.4828万:相位噪声振动

Guru**** 2549450 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/587468/lmk04828-phase-noise-vibration

部件号:LMK0.4828万

您好Bros,

当我的客户测试LMK0.4828万时,相位噪声ise2e.ti.com/.../IMG_5F00_8098.mp4 在工作期间发生了很大变化(附件是视频)。 我们将输入时钟信号从FPGA SerDes更改为时钟发生器设备,这可以解决问题。 根据实验,我们猜输入时钟信号不是很清晰。 我们是否可以通过更改LMK0.4828万循环参数来解决问题,或者您是否有更好的建议? 谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您是否在EVM上进行此测量?
    您正在双循环模式下使用LMK0.4828万,参考进入CLKin0,1或2?

    降低PLL1相位检测器频率和/或PLL1充电泵电流是否有帮助?

    73岁
    Timothy
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Timothy:

    我们已经解决了这个问题,将第一个PLL的带宽降低到10Hz。 谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    好的,很棒!