This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:LMX2594

Guru**** 2540720 points
Other Parts Discussed in Thread: LMX2594

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/602233/lmx2594-lmx2594

部件号:LMX2594

在图6中,15G时闭环PLL;请阐明集成相位噪声= 301.5 mdeg rms的频率范围是多少?  

什么是从15 GHz到26 GHz的第二次谐波内容? 我需要一个简单的比特测试源(内置测试)。 大于-30dBm表示正常。

为什么不允许从外部电路将VCO输入连接到分压器/相位检测器? 这将允许将VCO与组合线混合,以实现更好的同步,更低的N倍频和更好的相位噪声?

什么是PLL调谐速度?  通常是否需要校准,这是否会降低校准速度? 我的目标是在SPI总线上接收到命令后,调整到新的频率< 15个用户。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    DES,

        1.集成范围为整个范围100 Hz至100 MHz

    2.    第二次谐波的频率为-20 dBc。  相对于VCO频率,它变化了几dBm,但具有相当的持续性。  不大于-30

    3.    15 GHz是非常高的频率,在反馈路径中添加MUX确实增加了当前和复杂性。   此外,N分频器具有最小除法比,除非相位检测器频率降低,否则也可能成为限制因素。  这些话,你不是第一个要求这样的功能.   感谢您的反馈

    4.    VCO校准时间可以在完全协助下快速达到5 us,也可以在无协助的情况下达到50 us。  在部分帮助中,您可以接近这一点。  或者,如果频率变化相当小,则按50 us或更少的顺序表示。   这也取决于相位检测器频率和输入参考频率。  PLLatinum Sim工具模拟此校准时间。

    此致,

    Dean

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    DES,

    我想更正第2点。 对于小于11 GHz的输出频率,谐波大于-30。 对于高于11 GHz的输出频率,我的测量值低于-30 dBc。 在11 GHz时,我的测量值为-30 dBc。 所以也许我们可以在更高的频率下开会。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Dean:
    我有一个问题。全面援助的缺点是什么?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    全面帮助的缺点是需要用户付出更多的努力。

    要执行全面帮助,用户必须在之前锁定LMX2594,并读回所有校准设置并存储在内存中。  这适用于每个零件。

    然后,下次您到那里时,您将强制这些校准设置。   此查找表对于每个零件都不同,它在前面的上方更加顶置。   此外,完全辅助会绕过校准,因此您可能会获得更好的相位噪声,从而让零件进行校准。  例如,如果您将零件锁定在25C并读回设置,则这些设置适用于25C。   如果该部件转至+85,并且您使用读回的参数以获得+25C,则该部件将锁定并工作,但在VCO处于85时运行校准,您可能会获得更好的相位噪声(如~1 dB)。

    此致,
    Dean