This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCE7.201万:用于高SNR ADC的时钟芯片

Guru**** 1810550 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/619582/cdce72010-clock-chip-for-high-snr-adc

部件号:CDCE7.201万
线程中讨论的其他部件:LMK0.4828万LMK0.461万

您好,

我正在为即将推出的高SNR ADC设计EVM。 ADC采样速率可从直流到125MHz不等。

它可以是CMOS,LVDS或LVPECL格式。

 

要从ADC (>86dBFS)获得高SNR,采样时钟应优于80fs抖动。

它应采用小封装,低功耗且易于编程。

 

您是否认为使用VCXO和时钟分频器芯片是一种可行的解决方案?

您是否有针对此应用的时钟分发芯片建议? (可释放或在样本中)。

此致,

Sourabh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,

    请考虑使用具有双回路PLL的LMK0.461万或LMK0.4828万时钟抖动消除器/发生器。 两者都应具有满足您需求的抖动性能。 这两种器件均已发布,并且提供了EVM/参考设计,您可以在产品页面上找到这些设计。

    此致,
    艾伦