This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCM6208:CDCM6208 EVM软件输入要求

Guru**** 2512945 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/616086/cdcm6208-cdcm6208-evm-software-input-requirement

部件号:CDCM6208

您好,

我在设计中使用时钟合成器(CDCM6208V1RGZT)。 不同接口将时钟连接到Vertex 7 FPGA作为时钟要求的一部分,也适用于收发器组中的SRIO接口。  

输出时钟要求为六个125MHz时钟和两个200MHz时钟。

我使用EVM软件工具进行合成。

我需要很少的投入澄清。

1)相位边距

2)环路带宽

3) CP电流

4) Gamma参数

请验证显示设计输入的附件。

请尽快告诉我详细信息。

谢谢,此致,

尼宾

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Nibin:
    相位余量定义PLL环路稳定性。 大于50度通常良好。 您可以让工具来计算。
    环路带宽定义PLL环路的带宽。 正确的值还取决于输入时钟相位噪声。 如果您使用的是用户指南中建议的25MHz XTAL,则可以使用300kHz的环路带宽。 CP电流还会影响环路带宽和滤波器组件。 对于xtal作为参考时钟输入,您可以使用2.5mA的电压电流来计算回路滤波器。 Gamma因子是PLL环路滤波器的质量因子。 将其保留在工具上以进行计算。
    在回路滤波器计算器快照中,您应将充油泵电流更改为2.5mA,然后按"建议Rc"。 然后,您也可以按下"相位噪声工具"以查看时钟输出处的模拟相位噪声。
    此致
    普奈特