This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.4828万:clkout的Vpp较低

Guru**** 2537350 points
Other Parts Discussed in Thread: ADS54J66

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/635014/lmk04828-the-vpp-of-clkout-is-low

部件号:LMK0.4828万
主题中讨论的其他部件: ADS54J66

当我使用lmk0.4828万 对具有LVDS的300MHz DCLK信号进行编程时。

我可以得到精确的频率,但Vpp只有400mV。而且,随着频率的增加, Vpp会降低。

这是否正常? 这可能是什么情况?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,用户514.7995万,
    您使用的是TI的EVM还是定制电路板? 您对此输出有什么端接?
    您是在两个差分输出引脚上测量400mV单端摆动,还是这是差分摆动,而每个引脚上只有200mV?
    此致
    普奈特
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    想想你

    我使用自定义板,插头 连接到ads54J66,根据数据表,每个引脚上只有200mV,超出范围。

    现在,我可以获得 准确的频率,DAC锁定信号正常。

    哪个PIN或寄存器 将会导致此问题发生?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,用户514.7995万,
    请张贴此输出和正在编程的寄存器的输出端接示意图。 DCLKoutx_FMT寄存器定义输出类型。 请确保LVDS已在此处编程。
    此致
    普奈特