This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPL5111:完成引脚逻辑高阈值

Guru**** 2540720 points
Other Parts Discussed in Thread: TPL5111

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/642776/tpl5111-done-pin-logic-high-threshold

部件号:TPL5111
主题中讨论的其他部件: Tida-0.072万

我对数据表0.7xVDD所述的已完成引脚的已定义VIH有疑问。 在预期使用情况下(驱动LDO或DC/DC转换器的EN引脚),此阈值存在问题。 在我的情况下,我想驱动降压转换为4.2V至1.8V的DC/DC转换器的EN引脚。 根据数据表,我需要将MCU 1.8V电平转换为至少2.4V电平,以驱动TPL5111的DONE引脚。

有趣的是,在您的电源循环参考设计(TI Design TIDA-0.072万)中,根据第10页的示波器测量值,您可以驱动1.8V的DONE引脚,而Vin为4.5V。

那么,参考设计中的疏忽和它是否不会重新起作用,或者数据表中的VIH阈值是否过于保守,是否会使1.8V的DONE引脚在4.2V的VCC中始终起作用?

丹尼尔

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Daniel:

    这是参考设计中的疏忽。 我们无法保证设备在超出数据表限制的操作点的功能。

    此致,
    车道