This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCE813-Q1:序列的抖动规范

Guru**** 2540720 points
Other Parts Discussed in Thread: CDCE813-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/641556/cdce813-q1-jitter-spec-for-serdes

部件号:CDCE813-Q1

您好,TI

数据表中的典型应用原理图提到 CDCE813-Q1可用作串行器的PCLK驱动程序。

我想确认CDCE813-Q1和CD90UBxxx之间的抖动规格差异。

例如 ,DS90UB913A的输入抖动规格具有如下测试条件:

"LPF =ƒ Ω/20, CDR PLL环路BW =ƒ Ω/15,BER = 1E-10"

但  CDCE813-Q1的输出抖动规范(tjit) 没有 这样的滤波器测试条件。

此外,抖动 规格(tjit)仅 在27MHz条件下进行测试。

如果客户希望将CDCE813-Q1用作DS90UB913A的时钟驱动器, 并且频率为74.25MHz,

如何 保证  CDCE813输出 和DS90UB913A输入之间的抖动规格?   

还请告诉我们    CDCE813-Q1的PLL带宽?

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Toshi-san

    CDCE813-Q1与CD90UBxxx一起成功设计,并具有抖动掩码。 让我与负责的工程师确认一下我们是否有可用的抖动数据。

    此致
    普奈特