This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 具有可编程延迟和低输出抖动的25Hz时钟缓冲器

Guru**** 2540720 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/640178/25hz-clock-buffer-with-programable-delay-and-low-output-jitter

在“线程:LMK0.4828万”中讨论的其它部件

您好,

  我的设计要求是将25Hz时钟单分配到至少4个输出,具有可编程输出延迟和非常低的输出抖动,

我在TI的网站上没有找到任何合适的时钟缓冲器,因此我想知道您是否建议使用任何设备来解决我的问题?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,
    25 Hz的信号类型是什么? LVCMOS,LVDS或sin波...... ?
    系统需要多少延迟范围和步骤?
    输出抖动规格是多少?
    我猜FPGA可以 实施它们。

    此致,
    肖恩

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Shawn:您好
    考虑您的回复,我们的客户尚未向我们提供详细要求,25Hz的单个似乎是LVCOMS类型。
    我已经考虑过使用FPGA实施它们,虽然很难获得低输出抖动微秒,所以也许我需要另一个抖动消除器件来获得更低的抖动?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    当前的TI时钟抖动消除器具有200fs (数字同步器:LMK05x28,即将在未来几个月内推出,它 可以支持25Hz输入和输出),100fs (模拟双PLL 抖动消除器:LMK0.4828万,它不支持25 Hz) 级别,下一代抖动消除器将达到60fs抖动有效值(12kHz~20MHz)。 客户可能等待LMK0.5128万。

    此致,

    肖恩