This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.4828万:LMK0.4828万

Guru**** 2553260 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/658948/lmk04828-lmk04828

部件号:LMK0.4828万
在“线程: LMK0.4832万”中讨论的其他部件

您好,

我有3GHz的PLL2 VCO输出,我打算将其用作具有LMK0.4828万的同一主板上ADC的器件时钟。 因此我需要这个信号直接通过DCLKoutX_MUX。 我可以通过设置 DCLKoutX_MUX=2 (这是旁路模式)来完成此操作,但是由于我通过选择旁路模式跳过分隔符,跳过分隔符后sysref和DCLKout之间的同步是否会丢失?  

我也可以尝试设置diver别=1以确保DCLKout通过分隔符并由sysref同步,但是如果我选择diver别=1,我不能设置DCLKoutX_MUX=0。

Erdal

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Erdal:

    当您跳过DCLKout 分隔器时,您仍然可以使用 VCO频率 和sysref为DCLKout构建固定相位关系。 因为所有输出时钟都来自VCO,所以当您同步sysref分配器时,相位关系已被固定。 选择DCLKoutX_MUX=2时,DCLKout上的数字延迟功能将丢失。 但是,在SYSREF上进行延迟调整是没问题的。 请参阅结构图中的详细信息。

    对于3G DCLKout,LMK0.4832万的抖动性能比LMK0.4828万更好。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    非常感谢。 我确实在使用LMX来生成3G时钟,而只是使用LMK来创建JESD204B接口的独立时钟和sysref信号。