This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.4828万:在输入/输出引脚处锁定

Guru**** 2553260 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/656971/lmk04828-latch-up-at-i-o-pins

部件号:LMK0.4828万

大家好,

 如果    存在导致锁扣上升的风险,在设备通电之前,以下I/O针脚处有1.8V电压?

引脚编号 31 (I/O状态_LD2)、48 (I/O状态_LD2)、18 (I CS)、19 (I SCK)、20 (I/O SDIO)、5 (I/O重置/GPO)、

60/61/62/63(交流耦合)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    亲爱的Lilian:

    感谢您对LMK0.4828万的关注。 我看不到这些针脚上出现延迟的风险。没有问题。

    1.8 V的SPI输入正常。

    数字输出31和48在1.8V电压下也很好。 我不确定为什么要在这些输出上强制1.8 V,但可能是暂时设置。

    此致,Simon。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Simon:

    感谢您的回复。
    我认为这是FPGA错误。 在我们的设备通电之前,10us的电压为1.8V。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    理解,如果您还有其他问题,请告诉我,很乐意提供帮助,此致,Simon。