This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.4616万:有关LMK0.4616万的一些问题

Guru**** 2554250 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/666205/lmk04616-some-question-about-lmk04616

部件号:LMK0.4616万

大家好。

我对LMK0.4616万有一些疑问,请帮助我。

1,什么是PLL2处的C4,R4? 对于第4个过滤器? 我在数据表中找不到解释。

2.注册0xAF和0xB0,我想知道启用状态。
  PLL2_RDIV_CLKEN启用的位是0还是1? 我认为启用位是1
  PLL2_NDIV_CLKEN启用的位是0还是1? 我认为启用位为0

3.请告诉我PLL2_LD_wndw_size和PLL2_LD_wndw_size_initial的设置范围。
  我无法理解0x85和0x86寄存器,0x01设置为2ns吗?  如果我们写入0x3F,我们可以设置62ns吗?
  请告诉我寄存器和窗口大小的关系。  

4.请告诉我软重置和SWRST的区别。 什么是SWRST?

很抱歉有很多问题,但我希望尽快得到您的意见。

此致,
Sho

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的Sho,我已向一位同事发送了通知,以跟进您的问题,感谢您的耐心等待。 此致,Simon。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Simon San

    感谢您的回复。 好的,我正在等待您的评论。

    此致,
    Sho
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Sho
    以下是您的问题的答案:

    1,什么是PLL2处的C4,R4? 对于第4个过滤器? 我在数据表中找不到解释。
    答:寄存器0x70和0x71没有功能。 感谢您的关注。 我将在数据表中更新该信息。
    只能按照数据表部分“PLL2.PLL2 5.2 3阶回路滤波器”中的说明,将3阶极添加到9.3。PLL2 3阶回路滤波器

    2.注册0xAF和0xB0,我想知道启用状态。
    PLL2_RDIV_CLKEN启用的位是0还是1? 我认为启用位是1
    PLL2_NDIV_CLKEN启用的位是0还是1? 我认为启用位为0
    答:这些位使时钟能够进入NDIV和RDIV。 它们是活动的高,这意味着逻辑1将启用时钟。

    3.请告诉我PLL2_LD_wndw_size和PLL2_LD_wndw_size_initial的设置范围。
    我无法理解0x85和0x86寄存器,0x01设置为2ns吗? 如果我们写入0x3F,我们可以设置62ns吗?
    请告诉我寄存器和窗口大小的关系。
    答:PLL2的窗口大小为1ns到10ns,0x00为1ns,0x01为2ns。 PLL2_LD_wndw_size_initial用于初始校准。 可以将PLL2_LD_wndw_size和PLL2_LD_wndw_size_initial设置为相同的值。

    4.请告诉我软重置和SWRST的区别。 什么是SWRST?
    答:软复位是SWRST。
    软件重置:将1写入SWRST将重置除SPI可编程寄存器之外的器件。 SWRST自动清除为0。

    如果您有其他问题,请随时联系。
    此致
    普奈特
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Puneet San

    感谢您的回复。 我理解您的回答。 我对DC时钟波有更多的疑问。  波形是机密信息。 所以我会发送电子邮件 请检查电子邮件

    此致,
    Sho

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Puneet-san

    感谢您的支持。 我对LMK0.4616万有更多疑问。 请检查我的问题。  
    1.建议在打开所有电源时,在TICSPro中单击SWRST (=软重置) HIGH (高)。 很抱歉,请再次告诉我 软重置的详细信息功能。  


    2.0x6B为PLL_RC_CLK_DIV。 什么是RC Clk? 此外,什么是PLL_F_30 (0x54)? 我不知道我应该选择哪个PLL RC频率0或PLL RC频率1。

    我给你发了一封关于DC时钟问题的电子邮件,所以也请检查一下。

    此致,
    Sho

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Sho,您好!
    写入高到软复位将重置设备,但寄存器应保持编程状态。
    是否有使用软重置的特定原因?
    他们是否未使用RESETN PIN?

    关于您的第二个问题,无需使用PLL_RC_CLK_DIV,PLL_F_30等。这些位的功能是在PLL1内的DAC和充电泵中启用调节。 但我们已经看到,没有必要启用这一条例。 启用这些功能将从PLL1产生更多噪声,并降低<1kHz偏移区域的整体相位噪声。
    此致
    普奈特
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Puneet-san

    感谢您的支持。 我向我的客户确认RESETN。

    关于第二个回答,我理解,非常感谢。

    很抱歉,我还有其他问题。 当我的客户加载自定义文件(.TCS)并且在TICSPro中设置了所有寄存器时,我确认GUI Reset PLL1_RDIV_SWRST、PLL1_NDIV_SWRST。
    我们是否需要重置这些分隔器? PLL_RDIV_SWRST是否每CLKINx重置一次?  
    我想知道是否有必要多次重置。

    此致,  
    Sho

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Sho
    无需重置PLL1_RDIV和PLL1_NDIV。 它们在启动过程中自动重置。 只有在动态更改分隔符值时,才需要重置。
    此致
    普奈特
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Puneet-san

    非常感谢您的支持。

    我还有一个关于TICSpro的RESETN按钮的问题。
    我附上文件,因此请确认并 检查是否可以使用实际机器复制。

    此致,
    Sho

    e2e.ti.com/.../TICSpro-issue.pdf