This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.4828万:输入时钟切换和PLL1锁定状态

Guru**** 2554400 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/667163/lmk04828-input-clock-switching-and-pll1-lock-status

部件号:LMK0.4828万

您好,

我的客户有关于LMK0.4828万的问题。

[Q]
在以下条件下执行输入切换时,PLL1的锁定状态是否适合变为解锁?

<conditions (条件)>
- CLKin1 = 122.88MHz
- CLKin0 = 122.88MHz
- 两个输入之间的相位差为0 ns。
-输入时钟切换=手动模式

虽然PLL1的锁定状态在切换输入时变为解锁,但这不是一个特别的问题。
如果您有任何意见,我很乐意告诉您。

此致,  

Kaede Kudo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Kaede:
    如果您在相位差为0ns的手动模式下执行输入时钟切换,由于异步切换,它可能仍会在PLL1中创建解锁条件。
    此致
    普奈特
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Puneet

    感谢您的合作!

    我理解你的评论。

    此致,

    Kaede Kudo