This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.3328万:VCO校准需要多长时间?

Guru**** 2406500 points
Other Parts Discussed in Thread: LMK03328

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/664953/lmk03328-how-long-does-it-take-for-vco-calibration

部件号:LMK0.3328万

大家好,

请允许我询问您VCO校准所需的等待时间。

对于LMK0.3328万/LMK03328寄存0.3328万寄存器编程,我建议执行以下步骤。

1)。 通电
2)。 PDN =高
3)。 LMK0.3328万的一个虚拟写入或读取命令
4)。 将寄存器从R0编程到R145
5)。 VCO校准:切换R 12.7 ="1"->"0"->"1"
6)。 同步输出时钟:切换R 12.6 =“1”->“0”->“1”

我的问题是“VCO校准完成需要多长时间?”。
即,切换R R 12.7 后,用户需要等待多长时间才能收到下一个I2C命令(在步骤5和步骤6之间)?

此致,
KAWAI

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    使用PLL/VCO等待计时器(可编程)的提示0.3 ms/PLL ms设置校准两个0.4 (如果仅启用1个PLL,则校准时间为2 ms)所需的时间不到4 ms。

    如果auto_sync = 1,则无需执行步骤6。

    艾伦
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Alan-san,

    我能否确认您的以下评论,这是什么意思?

    "所需时间少于4毫秒"
    提示PLL/VCO等待计时器(可编程)的0.3 0.4 ms设置。

    问题1)。 VCO校准只需“0.4毫秒”而不是4毫秒,这是否属于典型错误?

    我知道有PLLx_VCOWAIT寄存器,如果校准时间为4毫秒正确,
    用户应选择8毫秒设置。

    问题2)。 R119 [1:0] PLL1_VCOWAIT时间越长越好吗?

    问题3)。 当用户在设备处于VCOWAIT时间内进行I2C访问时会发生什么情况?

    问题4)。 如果客户在自己的脚本中使用默认值并等待4毫秒,会发生什么情况? 他们是否会有同样的结果?


    此致,
    KAWAI
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    川山

    a1) 4 ms (典型值)是PLL的整体启动时间,包括VCO等待时间(0.4 ms间隔),用于VCO校准的PLL等待时间(0.3 ms间隔) 和PLL最终闭环设置(基于PLL带宽)。  VCO等待时间间隔由PLLx_VCOWAIT位选择,是VCO校准前的延迟。  PLL等待时间由PLLx_CLSDWAIT位选择;这是主要的时间间隔,因为它可以在校准期间搜索最佳VCO CAP代码时重复几个周期,然后再释放以进行最终PLL闭环稳定。  

    A2)校准可能不需要较长的VCO等待时间,但可以延长等待时间,以便在VCO校准开始之前有较长的延迟时间,例如PLL输入时钟尚未稳定时。  通常,0.3 ms的PLLx_CLSDWAIT设置对于整数模式和分数模式都是合适的,正常/宽循环带宽大于100 kHz。  更长的PLLx_CLSDWAIT (30 ms或300 ms)仅适用于窄回路带宽,如<1 kHz。

    解答3)我不希望发生任何事情,但如果可能,请避免发生。

    A4) VCO等待时间可通过外部脚本复制,例如在释放芯片之前添加延迟时间或通过软件位进行PLL重置。  但是,外部脚本不能替换PLL等待时间,这是内部PLL控制器在校准期间在每个VCO CAP代码周期中等待的内部计时器。

    例如,以下是示波器捕获,显示PLL启动/校准期间的回路滤波器电压(LFx引脚)。  光标表示由软重置事件启动的VCO等待间隔(0.4 ms)。  在VCO等待间隔之后,您会看到回路滤波器电压具有离散步长,而PLL控制器在校准结束前搜索最佳VCO CAP代码(~6个周期)。  在本例中,PLL闭环设置间隔可忽略不计,因为环路带宽较宽,设置时间比其它等待时间快得多。

    此致,
    艾伦

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Alan-San,

    我还有两个问题。

    问题5)。 我们是否需要在应用于输入的参考时钟“之后”开始VCO校准?

    问题6)。 当R12[4]="1"时,自动同步何时发生? 加电后和PLL锁定时或VCO校准后始终?

    我的想法是输出时钟取决于分频器设置,因此在这种情况下,应用分频器设置后以及VCO校准后都需要该设置。

    你有什么看法?

    此致,
    KAWAI

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    A5)是的,VCO校准应在参考时钟存在且频率/振幅稳定后进行。

    A6)在PDN引脚(硬复位)或软复位位位启动的设备开机/复位上检测到VCO校准和PLL锁定后,将发生自动同步。  输出分隔器设置在EEPROM通电时加载到寄存器中,因此在发生自动同步之前,应已配置这些分隔器。  如果在发生自动同步后I2C接口更改了输出分频器,则可以发出手动同步以对齐输出。

    此致,
    艾伦

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Alan-san,

    很抱歉我延迟发布此帖子,感谢您提供详细信息。

    此致,
    KAWAI