This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:调制参考输入

Guru**** 2553260 points
Other Parts Discussed in Thread: LMX2492, LMX2594

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/597103/lmx2594-modulating-reference-input

部件号:LMX2594
主题中讨论的其他部件:LMX2492

LMX2494可能是LMX2492 +外部VCO的最佳替代产品。  但是,它不具备LMX2492中的所有调制功能。  我的问题是: 将PLC的参考输入调制为使用内部调制电路的替代方案有多可行?

例如, 可以使用FPGA + DAC生成一个LFM chirp (从说150到200 MHz),然后将其传递到LMX2494参考输入。  LMX2494随后将作为频率乘数。  从理论上讲,值50将导致7500 MHz到1万 MHz的输出扫描。  在FPGA上进行调制将提供更大的灵活性,可能还可以实施FSK和PSK功能。 我很想知道,TI设计师是否认为这样的计划会有任何障碍。  我对RF输出的扫描速率为5 MHz/us或参考输入的0.1 MHz/us等效的扫描速率感兴趣。

非常感谢!

David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的David:

    这是一个很好的问题。 有几件事需要考虑:

    1)可以对基准进行调制。 为了使PLL“遵循”参考,您需要在PLL上有足够的环路Bandwith。
    2)虽然LMX2594可以产生斜坡,但由于校准的VCO的调谐范围约为60-70 MHz,因此必须在过程中重新校准。 斜升功能控制,但使用调制的参考,您将无法执行此操作,这是不实际的。 如果调制频率小于60-70 MHz,您可以这样做。
    3)您需要一个干净的时钟,以便DAC产生低相位噪声,因为参考噪声会在lop badnwdith内倍增。

    希望这能有所帮助,
    此致,Simon。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我非常感谢这一反应。 DAC肯定需要保持清洁,以避免在乘法后出现相位噪声问题。 你能详细说明一下这种调整吗? 我的印象是VCO的频率范围为7500至1.5万 MHz。 如果内部VCO真正限制为~60 MHz,我是否可以使用LMX2492和带宽更宽的外部VCO方案?

    David
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的David:

    此设备上有7个VCO,每个VCO都有一个核心调谐。 在启用PLL之前,必须完成校准(VCO选择核心调谐等的一致性),这可防止在FMCW应用中需要长而准确的啁啾声。 对于将LMX2594与外部VCO一起使用,此设备上不可能。

    此致,Simon。