This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.5028万:使用1pps (1Hz)输入时,LOFL/LOPL状态赢得#39;不清除

Guru**** 656470 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1094894/lmk05028-lofl-lopl-status-won-t-clear-when-using-1pps-1hz-input

部件号:LMK0.5028万

我使用的是1.7 Pro v.4.1

我不知道如何避免LOFL/LOPL标志设置。  我已经尝试在这些探测器上打开窗户,但仍然设置了旗帜。  我看到,每当我更改设置时,TIC都会报告写入了哪些寄存器,因此我检查 regmap中的那些寄存器(从hex转换为dec,因为我猜它不能一致) 并发现它写入的所有频率/相位锁定寄存器似乎都保留在寄存器映射中。  由于几乎没有关于这些注册表和功能的文档,我无法理解为什么仍然设置这些标志。

当前配置:

-48MHz 10ppm XO
-20MHz 10ppb TCXO
- TCXO倍增器打开,MDIV = 1
-1pps,输入2至DPLL 1,2,LVCMOS输入
- OUT0-3:10MHz自PLL2
- OUT4-7:从PLL1获得25MHz
- DPLL时钟手动抑制,软件调节控制,参考输入2
- DPLL模式3循环,SyncE/SONET,DPLL 0.1 ,TCXO LBW=100
- DPLL1频率锁定ppm = 20,解锁ppm = 50,锁定平均= 25,解锁平均= 25
- DPL2频率锁定ppm = 80,解锁ppm = 100,锁定平均= 100,解锁平均= 100 (有意尝试较大值)
- DPLL1相位锁定阈值= 13,解锁阈值= 25,LPF = 0 (由脚本设置)
- DPL2相位锁定阈值= 17,解锁阈值= 28,LPF = 0 (由脚本设置)

TICS Pro main page

软件的其他问题/错误:

  • 使用1Hz输入时,DPLL BW必须小于1。  如果工具检查此问题并产生有用的错误,而不是安静地失败,那将是非常好的。
  • 运行脚本可对所有输入启用振幅检测。 这种情况不应在1Hz输入时发生,或者最好不要被脚本触及。
  • 我发现我还收到另一个错误,即如果一个PLL设置为3循环模式,而另一个PLL设置为2循环模式,脚本完全失败。  现在对我没有真正的影响,但似乎是工具中的一个错误。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,James:

    对于您当前的设备设置(1PPS输入和0.1 的DPLL LBW),您需要将TCXO LBW配置为至少600 Hz。 请尝试将TCXO LBW配置为此设置,然后为要为此新带宽更新的DPLL设置执行运行脚本。 这应该可以解决您的锁定问题。

    感谢您的反馈! 我会通知我们的软件开发团队纠正这些错误。

    此致,

    Kia Rahbar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我现在尝试了600Hz的TXCO LBW及以上所有选项。  我仍看到 状态页上设置的标志。  DPLL1设置了LOPL,DPL2仍然设置了LOPL和LOFL。  我尝试过在抑制中使用和在in2中使用1pps输入。

    TICS Pro status

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,James:

    请尝试以下过程:

    1.按 “写入所有寄存器 ”按钮,重新写入所有寄存器设置。

    2.写入所有寄存器后,立即按 软重置芯片按钮。

    3.现在回读状态位。

    请注意,LOFL_DPLL将需要10-60秒才能变低,而LOPL_DPLL可能需要几到几分钟才能变低,因为设备锁定到1PPS信号等较小频率需要相当长的时间。

    此致,

    Kia Rahbar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的,我尝试了,等了几分钟,仍然设置了相同的标志。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,James:

    您能否提供您的配置的TCS文件? 我会在周末后测试一下,看看我是否可以确定问题所在。

    谢谢!

    此致,

    Kia Rahbar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    最新的配置文件。

    e2e.ti.com/.../1719_2D00_02_5F00_LMK05028_5F00_CMOS_5F00_CLK25MHZ_5F00_PPSIN2.tcs</s>0.5028万

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,James:

    配置的问题是您没有设置DPLL输入的优先级,因此DPLL没有锁定到1PPS输入。 对于您的配置,您需要将in2设置为两个DPLL的第一优先级,如下所示。

    我已使用此更改进行了更新配置,并将其附加到下面:

    e2e.ti.com/.../1719_2D00_02_5F00_LMK05028_5F00_CMOS_5F00_CLK25MHZ_5F00_PPSIN2_5F00_TI_5F00_Working_5F00_V2.tcs</s>0.5028万

    我还在我们的实验室中测试了配置,在几分钟后成功看到所有标记都低了,并且引用进行了验证。

    此致,

    Kia Rahbar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我尝试了该文件,看到LOPL已清除,但我也看到相位锁定探测器的配置已达到上限,阈值设置为63。  相位锁探测器是否应该像这样打开1pps?  这样做也会清除我的配置上的LOPL标志。  我仍然只是偶尔在DPLL2上获得LOFL。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,James:

    是的,我将相位锁定探测器设置为其最大值,以加快DPLLs相位锁定到1PPS输入所需的时间。

    关于LOFL,我将再次验证配置,以确保我没有看到在我的端设置LOFL,如果是,我将提供更新的配置。

    此致,

    Kia Rahbar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,James:

    对此延误深表歉意。

    下面附加的是一个新配置,它将不再导致LOFL_DPLL2标志被设置为打开。

    e2e.ti.com/.../1719_2D00_02_5F00_LMK05028_5F00_CMOS_5F00_CLK25MHZ_5F00_PPSIN2_5F00_TI_5F00_Working_5F00_V4.tcs</s>0.5028万

    请注意,标记将需要几分钟才能降低。

    为了解决LOFL_DPL2标志问题,我们绕过了TCXO检测控件。 TCXO检测控件导致LOFL_DPLL2触发错误。

    此致,

    Kia Rahbar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我还没有把这些东西弄清楚。  我将在星期一尝试另一个pps源。  我现在正在使用的源的边缘看起来很干净,但可能还有其他一些问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,James:

    如果我提供的配置未使LOFL_DPLL2标志降低,请尝试以下操作:

    1.加载我提供的配置。

    2.将DPLL锁定检测ppm更新为1000 ppm。

    3.执行软复位芯片

    4.连续读回状态寄存器几分钟,直到所有标志都低。

    此致,

    Kia Rahbar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    现在看来,这种情况已经清楚了。  但这会引出一个先前的问题-这似乎打开了这些标志的检测孔,使其对与输入同步的任何潜在问题不太敏感。  输入1pps时是否会出现这种情况?  根据组件的功能,合理的阈值应该是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,James:

    是的,这是1PPS输入的预期值。 由于锁定1PPS输入需要较长的锁定时间,我们通常建议增加DPLL频率锁定探测器和相位锁定探测器,以实现更快的锁定时间。 这不会影响设备的性能,而是会扩大标记探测器的范围,以便更快地锁定DPLL。  

    对于1PPS输入的合理阈值,我在配置中提供的设置是我们的典型建议(频率锁定检测= 1000 ppm,相位锁定检测=设置63)。

    此致,

    Kia Rahbar  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的,谢谢确认。  现在这看起来是一个很好的配置。