This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2820:PLL 锁定问题

Guru**** 2015290 points
Other Parts Discussed in Thread: LMX2820, LMK04832
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1131192/lmx2820-pll-lock-issue

器件型号:LMX2820
主题中讨论的其他器件: LMK04832

大家好、

我们使用 的是 LMK04832、而 LMX2820是我们的电路板、我们在 LMX2820中面临 PLL 锁定问题。 下图显示了时钟架构。

PFA 本设计的 LMK04832和 LMX2820原理图。 并找到随附的 LMK04832和 LMX2820 .TCS 文件

e2e.ti.com/.../LMK04832-AND-LMX2820-DESIGN.pdf

e2e.ti.com/.../ADC_5F00_LMX2820_5F00_FPD_5F00_270MHz_5F00_2700output.tcs

e2e.ti.com/.../DAC_5F00_LMX2820_5F00_FPD_5F00_270MHz_5F00_5400output.tcs

e2e.ti.com/.../MS_5F00_LRDE_5F00_WBRFU_5F00_LMK04832_5F00_RF_5F00_Clock_5F00_clkin1.tcs

根据此设计、我们不会面临任何问题、并且 LMK 和 LMX PLL 已正确锁定。  

我们希望更改频率、因此我们进行了所需的硬件更改、之后 LMX2820 PLL 不会锁定。 pFA 更新了环路滤波器和 VCXO 的新频率的 LMK04832和 LMX2820原理图的.zip 文件、还可以找到.TCS 文件和 pllatinum 仿真文件(环路滤波器计算)。

e2e.ti.com/.../LMK04832-and-LMX2820-new-frequency.zip

我们有6个电路板、新频率的硬件更改在其中一个电路板上完成、LMX2820的 CPOUT 引脚测量0伏。 在其他电路板中、它的测量值为1.3至1.4V (旧频率设计)  

LMX2820 PLL 未锁定新频率变化的原因是什么?

--

此致

Kiran  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kiran、

    与解锁 LMX2820关联的 LMK 器件如何? 该 LMK 器件是否为 LMX2820提供了正常的320MHz 时钟? LMx2820的寄存器配置和环路滤波器没有问题。 您能否确认这不是编程问题?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel、您好!

    LMK 看起来很好、因为它的两个 PLL 都处于锁定状态、我们使用它的其他时钟输出、这些输出将进入 FPGA。  

    为了进行调试、我们尝试在单环路模式下对其他电路板上的 LMK04832进行编程(其中未完成硬件更改、而 LMK 具有120MHz VCXO)、以生成320MHz 至 LMX。 在这种方法中、LMK04832 PLL 处于锁定状态(不会更改环路滤波器值)、但 LMX2820 PLL 未锁定其锁定位置以锁定初始设计频率。 (可能是因为我们没有为新设计更改环路滤波器值)。  

    考虑到 LMK04832中的320MHz 的频率稍高一些、我们尝试从 LMK04832生成160MHz、然后针对160MHz 输入使用 LMX 和修改 LMX 程序。 即使在这种方法中、LMX 也没有锁定。  

    [引用 userid="90437" URL"~/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1131192/lmx2820-pll-lock-issue/4197494 #4197494"]您能否确认这不是编程问题?

    我们尚未探测 SPI 线路、因为这在早期设计中工作正常。 我将对其进行检查并确认。  

    --

    此致、

    Kiran

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel、您好!

    我们尝试在另一个电路板中更改硬件、并观察到相同的行为。 您能否检查并确认 LMX 的环路滤波器值是否正确。?  在其中一个 LMX 中、CPOUT 引脚上的电压电平在0至400mV 之间缓慢变化。  

    --

    此致、

    Kiran

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kiran、

    LMX2820上的环路滤波器正常。

     除了环路滤波器之外、您能否准确地向我指出修改了哪些内容? 我看到原理图之间没有太大差异。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel、您好!  

    除了环路滤波器、LMK04832的120MHz VCXO 更改为100MHz VCXO。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel、您好!

    问题已解决。 我们正在运行一个应用程序来对 LMK 和 LMX 器件进行编程。 应用程序中有一个小错误。 我们提供了从 Ticspro 工具导出的十六进制寄存器值作为应用的输入。 它跳过最后一个寄存器编程(代码中的最后一行、假设代码中有 n 行、它正在对 n-1行进行编程、跳过十六进制文件的最后一行)。 最后一个寄存器编程是在编程时被跳过的 VCO 校准。  
    即使该寄存 器未针对我们最初设计的频率进行编程、但 LMX2820 PLL 仍处于锁定状态。 这是因为我们的 LMX 初始频率是在 VCO7频段中(我们的新设计频率是在 VCO6频段中)、即使不对寄存器进行编程、这也不会影响 PLL 锁定吗? 在这两种情况下 、最后一个编程的寄存器都是 R0、数据为6670H。
    --
    此致、
    Kiran