This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK5B12204:LMK5B12204 DPLL 未锁定。

Guru**** 2386600 points
Other Parts Discussed in Thread: LMK5B12204
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1054038/lmk5b12204-lmk5b12204-dpll-does-not-lock

器件型号:LMK5B12204

我想问一个如何使用 LMK5B12204的问题。

目前、我们使用的是 LMK5B12204、并且出现了 DPLL 未锁定问题。
在我们的原理图中、PRIREF 连接到 FPGA 以接收时钟信号并生成音频恢复时钟。
但是、FPGA 时钟信号不准确、因此可能会导致解锁问题。
此外、由于 FPGA IP 规范、FPGA 输出的精度无法提高。

你有什么想法吗?

我可以通过设置"DPLL 频率锁定检测/DPLL 相位锁定检测"来解决吗?


计划:
PRIREF 输入:48kHz SE/CMOS 转换率检测器模式
SECREF 输入:禁用
输出:24.576 MHz
PLL1:2500 MHz
PLL2:6144 MHz
XO:24MHz SE (无期限)
启用 DPLL/VCO1-级联模式

状态:
R13寄存器= 00h
R14寄存器= C0h
R357寄存器= 28h
R367寄存器= 28h
R411寄存器=04h

LOS_FDET_XO = 0
LOL_PLL1=0
LOL_PLL2=0
LOS_XO = 0
LOPL_DPLL=1
LOFL_DPLL=1
Hist=0
HLDOVR=0
REFSWITCH=0
LOR_MISSCLK=0
LOR_FREQ=0
LOR_AMP=0
PLL1_VM_INIT=1
PLL2_VM_INIT=1
PRIREF_VALSTAT=1
SECREF_VALSTAT=0

此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ikuo-San、您好!

    您是否能够共享用于编程从 TICS Pro 保存的器件的.TCS 文件?  还是寄存器编程?

    73、
    Timothy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Timothy、

    以下是 TCS 文件。 以供我们使用。

    如果您有任何想法、请告诉我。

    e2e.ti.com/.../LMK5B12204_5F00_TICSPro_5F00_20211025b.tcs

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Hayashi、您好!

    感谢您提供 TCS 文件! 我将在明天的实验中测试您的配置、以确定问题。

    同时、您能否为我提供来自 FPGA 的 PRIREF 输入的 ppm 稳定性?

    此致、

    起亚拉赫巴

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,起亚

    感谢您的回复。
    FPGA 输出的理想计算值为-907ppm 至+ 1665ppm。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Hayashi、您好!

    对于 LMK5B12204、输入不能大于+/- 100ppm。 这就是 DPLL 未锁定的原因。

    要解决此问题、您需要使用具有较小 ppm 稳定性的输入。

    此致、

    起亚拉赫巴