我想问一个如何使用 LMK5B12204的问题。
目前、我们使用的是 LMK5B12204、并且出现了 DPLL 未锁定问题。
在我们的原理图中、PRIREF 连接到 FPGA 以接收时钟信号并生成音频恢复时钟。
但是、FPGA 时钟信号不准确、因此可能会导致解锁问题。
此外、由于 FPGA IP 规范、FPGA 输出的精度无法提高。
你有什么想法吗?
我可以通过设置"DPLL 频率锁定检测/DPLL 相位锁定检测"来解决吗?
计划:
PRIREF 输入:48kHz SE/CMOS 转换率检测器模式
SECREF 输入:禁用
输出:24.576 MHz
PLL1:2500 MHz
PLL2:6144 MHz
XO:24MHz SE (无期限)
启用 DPLL/VCO1-级联模式
状态:
R13寄存器= 00h
R14寄存器= C0h
R357寄存器= 28h
R367寄存器= 28h
R411寄存器=04h
LOS_FDET_XO = 0
LOL_PLL1=0
LOL_PLL2=0
LOS_XO = 0
LOPL_DPLL=1
LOFL_DPLL=1
Hist=0
HLDOVR=0
REFSWITCH=0
LOR_MISSCLK=0
LOR_FREQ=0
LOR_AMP=0
PLL1_VM_INIT=1
PLL2_VM_INIT=1
PRIREF_VALSTAT=1
SECREF_VALSTAT=0
此致、