主题中讨论的其他器件: LMK5C33216
大家好、
我们将此器件用于以下条件。
输入: LVCMOS (25MHz)
输出:HCSL (161.1328125 MHz) x2、HCSL (100MHz) x3、LVCMOS (100MHz)、LVCMOS (125MHz)
我们计划将 XO 引脚用于输入引脚。 但在数据表中、建议 XO 引脚的输入信号至少为48MHz。
如果我们对 XO 引脚使用25MHz 输入、有什么影响?
此致、
太泰塔玛
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
我们将此器件用于以下条件。
输入: LVCMOS (25MHz)
输出:HCSL (161.1328125 MHz) x2、HCSL (100MHz) x3、LVCMOS (100MHz)、LVCMOS (125MHz)
我们计划将 XO 引脚用于输入引脚。 但在数据表中、建议 XO 引脚的输入信号至少为48MHz。
如果我们对 XO 引脚使用25MHz 输入、有什么影响?
此致、
太泰塔玛
您好、Teritama-San、
在第9.3-1节中、振荡器输入(XO_P/N)显示"为了获得最佳性能、XO 频率应处于
至少48MHz、并且与 VCO 频率具有非整数频率关系、因此 APLL 可在中运行
小数模式。"
其效果是 APLL 带内噪声可能更高。 当 VCO/APLL 相位检测器频率最小化时、可实现最小 APLL 噪声。 请注意、我们在 XO 输入端使用倍频器、这样 APLL 相位检测器就可以成为 XO 输入频率的两倍。 这确实会增加 XO 噪声贡献、但与带内 APLL 噪声相比、它通常不是主要噪声源。
但是、您已建议25MHz XO 输入、并且已请求100MHz 输出、这将导致违反非整数频率关系。 VCO 频率将是(100MHz 和125MHz)* n = 500MHz * n 的最不常见倍数。 该 VCO 频率将始终除以25MHz (或50MHz)。 但是、可以使用20 MHz XO 输入等。 请参见下面的。
使用 TICS Pro LMK05028配置文件配置配置配置文件时、请务必参阅数据表中的第10.2.2节、详细的设计过程。
请注意,在将 GUI 配置为 PLL1的161.1328125MHz 和 PLL2的100MHz/125MHz 时。 产生的 VCO 频率对于 PLL1为4833.84375 MHz、而对于 PLL2为5500 MHz。 它们满足非整数要求。 由于您可能会在 XO 输入端使用倍频器、因此计算40MHz (20MHz 加倍)与每个 VCO 频率的比率、
PLL1:4833.984375 / 40 = 120.849609375。 这不是整数、且距离整数边界超过0.1。 很好
PLL2:5500 / 40 = 137.5。 这不是整数、且距离整数边界超过0.1。 很好。
如果频率发生翻转、则 PLL1的默认计算 VCO 频率为5000MHz、PLL2的默认计算频率为5639.6484375。
PLL1:5000 / 40 = 125:错误、这不是整数
PLL2:5639.6484375 / 40 = 140.9912109375:糟糕的是、这接近于整数边界的值小于0.1。
现在、通常可以通过分配给 VCO 的输出频率的 LCM 阶跃在范围内移动 VCO 频率、VCO1范围为4800MHz 至5400MHz、VCO2范围为5500MHz 至6200MHz。
73、
Timothy
您好、Teritama-San、
LMK05028无法在 APLL VCO/XO =整数时正常运行。 对于 LMK05028的100/125MHz 输出、25MHz XO 将始终与 VCO 具有整数结果关系、因此它会成为性能问题。 DPLL 不能跨越整数边界。 但是、LMK5C33216等较新的产品可以跨越整数边界。
当在161.1328125MHz 下使用25MHz XO 时、使用 DPLL 将161.1328125MHz 锁定到 DPLL 基准没有此类故障、并且可以与自由运行的其他 APLL (基于 XO ppm 精度)配对使用以生成100MHz 和125MHz。
例如、可以配置...
对于161.1328125MHz 和/50 = 96.6796875、VCO1 = 4833.984375 MHz。 良好的 VCO/XO 关系、或者
对于161.1328125MHz 和/50 = 112.79296875、VCO2 = 5639.6484375 MHz。 良好的 VCO/XO 关系。
73、
Timothy
您好、Timothy、
我们计划仅将 XO 引脚用作输入、INX_P/N 和 TCXO_IN 引脚不会使用。
在本例中、我们是否使用 DPLL 跟踪?
在数据表图19中、XO 引脚仅连接到 APLL。 因此、我认为在本例中、我们仅使用 APLL。
我选择具有 时钟树架构的器件。 这一结果很低。
此结果显示 VCO2为5500MHz (整数)。 我是否应该确定 此时输入不能使用25MHz?
此致、
太泰塔玛