This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK00304:LMK00304和 LMK00105的输出状态确认

Guru**** 2379800 points
Other Parts Discussed in Thread: LMK00304, LMK00105, LMK04832
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1046651/lmk00304-output-state-confirmation-of-lmk00304-and-lmk00105

器件型号:LMK00304
主题中讨论的其他器件: LMK00105LMK04832

大家好、团队、

我对 LMK00304和 LMK00105有疑问。 您能回答以下两个问题吗?

  1. 关于 LMK00304和 LMK00105的 OSCin 和 CLKOUT、
    如果将 Vcc (3.3V 固定电压)输入 OSCin 并选择 OSCin 路径、CLKOUT 上将输出什么?
    这是逻辑低电平吗?
  2. 关于 LMK00304和 LMK00105的交流耦合和 CLKOUT、
    当 LVDS 源端输出高阻抗并具有以下连接时、LMK00304/LMK00105的 CLKOUT 上将输出什么? 我们可以预期逻辑低电平吗?
    LVDS 源(例如 LMK04832) -->终端电阻 -->交流耦合电容 --> LMK00304或 LMK00105的 CLKIN

此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Taketo:

    当 OSCin = VCC (直流信号)时、CLKOUT 输出将为逻辑低电平。

    当 CLKIN =高阻态时、我也希望 CLKOUT 为逻辑低电平。

    此致、

    Jennifer