您好!
我的客户在器件初始化期间间歇性遇到 JESD 链接错误问题。
该器件的 REFCLK 和 SYSREF 时钟均由 LMK04826提供。
发现将 LMK04826寄存器0x143从0x18更改为0x19可以改善此误差。
1.请详细说明这两种设置之间的区别是什么?
2.您能否找出此症状的原因?
谢谢你。
JH
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、JH、
0x18或0x19的0x143寄存 器设置分别用于从 PLL2 DLD = 1或 SYNC 引脚输入将 SYNC 置为有效。
是当前 的第一个设置(0x18)、 SYNC_PLL2_DLD 设置为1、这对于 PLL2 DLD = 1有效、似乎未设置为1、表明 SYNC 未发出。 而当它更改为(0x19)时、它会启用 SYNC 引脚输入、并且您的结果会得到改善。
要使用同步功能、请转至数据表中的第9.3.1节。
此致、
Ajeet Pal
您好、JH、
[引用 userid="443028" URL"~/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1017446/lmk04826-inquiries-about-setting-the-lmk04826/3766611 #3766611]1. 这是否意味着当0x143寄存器设置为0x18时不会发生同步事件?0x18发出 SYNC 但 SYNC_Mode 多路复用器设置 (位0和位1设置为0) 、可防止 SYNC 输入和事件同步不发生。
当您启用 SYNC_MODE 多路复用器至 SYNC 引脚(x143位1、0[01])时、 SYNC_PLL2_DLD (x143位3[1])会将发生的同步和同步事件置为有效。
此致、
Ajeet Pal