This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:PLL1无法实现#39;t LOCK

Guru**** 2540720 points
Other Parts Discussed in Thread: LMK04828

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1026097/lmk04828-pll1-couldn-t-lock

器件型号:LMK04828

您好,

我使用 LMK04828为 JESD204B 生成时钟、输入频率 CLKIN0=150Mhz、需要生成150Mhz DCLK 和10MHz SDCLK、但当我使用 双环路模式级联零延迟双环路模式和 嵌套零延迟双环路模式,PLL1无法锁定、而 PLL2无法锁定。 下面是 TICSpro 的配置。

此致

Kailyn  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kailyn、

    我有三个意见:

    1. 您可以将 TICS Pro 配置另存为文件、这使我们可以使用顶部菜单栏 File -> Save 轻松加载和查看配置
    2. N-cal 分频器表示未使用零延迟反馈时 N 分频器的值。 在写入 N 分频器 LSB 之前、通过预分频器和 N-cal 分频器的内部 VCO 必须等于相位检测器频率、否则 PLL 将不会在整个温度范围内精确校准。 在这种情况下、将其设置为与 N 分频器相同的值。
    3. 在尝试使用双环路模式之前、能否确认环路是否稳定? 最快的方法是使用 PLLatinum Sim 在中间特性级别检查增益和相位裕度、理想情况下、您需要大于45°的相位裕度、您可能需要为此调整环路滤波器。

    您还可以通过在 TICS Pro 的另一页上配置 PLL1_LD 和 PLL2_LD 来尝试一些并行调试。 有一些选项可将 PLL1 R 和 N 输入路由到相位检测器、这些选项可用于检查一些基本的实用调试:

    • 如果未看到 R 信号、则可能是输入信号不存在或太弱
    • 如果看到 R 信号、但其频率过高或过低、或频率频繁变化、则可能不是输入端的干净信号
    • 如果没有 N 信号、可能 DCLKout8反馈未启用? 我无法在提供的图像中看到它。
    • 如果两个信号的频率和锁相都正确、则这可能是锁定检测电路的问题、也可能是触发锁定检测的基准上的信号瞬态丢失或高抖动事件。

    此致、

    Derek Payne