请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LMX2820 您好!
对于我们的下一个项目、我们将使用 TI LMX2820 22.6GHz 宽带 PLLatinum 射频合成器。
在我们的设计中、PLL 基准信号连接到 OSCIN_P [8]。 此引脚上的最大基准信号功率电平为+3.5dBm。
即使 PLL VCC 关闭(VCC = 0V)、该基准信号也将始终连接到 OSCIN_P [8]引脚。
对于此 PLL、我有两个问题:
- 当 PLL VCC = 0V 时,如果我们向 OSCIN_P [8]引脚施加+3.5dBm 基准信号,PLL 是否会受损?
- 当我们应用 PLL VCC = 3.3V 时,是否有可能锁存基准引脚(OSCIN_P [8])?
谢谢、
Shay Ludin。