我尝试使用 ADLY 作为执行器来闭合相环。
我基本上跳过所有 PLL1和 PLL2、并扇出到多个通道。 clkin1为1GHz。
在测量相位响应时、我观察到当 DCLKout10_ADLY 从15->16变化时会出现相位跳转。
我没有找到有关此行为的任何描述。 芯片应该这么做吗?
谢谢
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我尝试使用 ADLY 作为执行器来闭合相环。
我基本上跳过所有 PLL1和 PLL2、并扇出到多个通道。 clkin1为1GHz。
在测量相位响应时、我观察到当 DCLKout10_ADLY 从15->16变化时会出现相位跳转。
我没有找到有关此行为的任何描述。 芯片应该这么做吗?
谢谢