This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:3个并行连接中的 MUXOUT 信号压降

Guru**** 2553260 points
Other Parts Discussed in Thread: LMX2594, TMUX1209

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/974770/lmx2594-muxout-signal-voltage-drop-in-3-parallel-connection

器件型号:LMX2594

大家好、团队、

我的客户对 LMX2594的 SPI 接口 MUXOUT 信号中出现的压降现象有疑问。

在 LMX2594上执行读取周期时、
FPGA (RFSoC)←LMX2594
MUXOUT 信号如预期的3.3V→

2. FPGA (RFSoC)←LMK2594 // 2594 // 2594 (3个并行接线连接。 它们之间没有缓冲器等)
MUXOUT 信号看起来像2.0V→意外

【问题】
1、如上面的2所示、理论上、通过并联方式连接时电压是否会降低?
2.是否有必要放置缓冲器以避免它?
3.在其系统中,必须将电压升高到大约3V。 除了插入缓冲区之外、还有其他解决方法吗?

此致、
梁太郎福井

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    福井山、您好!

    您可以尝试使用三个电阻器(如果 SPI CLK 速率不高、则为1kΩ Ω)或三个二极管将 MUXout 信号与 LMX 器件分离。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Fung-San:

    最初、客户采用 LMX2594等来操作上述 FPGA (RFSoC)。 开关缓冲器(IDTQS3VH253QG8)列在建议用于 FPGA 的 pdf 文档中、但由于速度不够、它们作为原型进行了3个并行连接。

    关于您的建议、似乎很难并行连接、因此他们认为可以使用 TI 的 TMUX1209PWR 代替 IDTQS3VH253QG8。 您能否检查是否有任何问题?
    <www.tij.co.jp/.../tmux1209.pdf>

    此致、

    梁太郎福井

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    福井山、您好!

    我认为这将起作用。