你(们)好
我们尝试将 Clkin1端口(J109)配置为输入、以便从外部基准向 ZCU111板提供频率为10MHz 的参考时钟。 为此、我们禁用了 en_Clkin0并在双 PLL 模式下启用了 en_CLKin1、启用了 Int VCO (在 TICS Pro v1.7.2.0中为 LMK04208)、并选择了 Clkin1以通过选择多路复用器传播到 PLL1输入。 我们导出了十六进制寄存器值并通过 SCGUI 配置了时钟。 令我们惊讶的是、我们注意到 Clkin0继续以其默认频率122.88MHz 进行传播。 双 PLL、内部 VCO 模式中的这一限制使我们无法使用 PLL1实现比设计所需的参考时钟更高的频率。 我们还为下面显示的两种模式附加十六进制寄存器文本文件。
但是、在外部 VCO 模式下、我们可以观察到参考时钟通过时钟分配网络传播到 ClkOut5端口(J108)。 因此、我们只能实现低于或等于基准时钟(10MHz)的频率来操作电路板。
如果有人能帮助我们解决这个问题并帮助克金尼1引用外部内容、我们将不胜感激。