This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04208:为 ZCU111的 Clkin1 (J109)端口启用外部参考时钟输入

Guru**** 2390735 points
Other Parts Discussed in Thread: LMK04208
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/987274/lmk04208-enabling-external-reference-clock-input-to-clkin1-j109-port-of-zcu111

器件型号:LMK04208

你(们)好

 

我们尝试将 Clkin1端口(J109)配置为输入、以便从外部基准向 ZCU111板提供频率为10MHz 的参考时钟。 为此、我们禁用了 en_Clkin0并在双 PLL 模式下启用了 en_CLKin1、启用了 Int VCO (在 TICS Pro v1.7.2.0中为 LMK04208)、并选择了 Clkin1以通过选择多路复用器传播到 PLL1输入。 我们导出了十六进制寄存器值并通过 SCGUI 配置了时钟。 令我们惊讶的是、我们注意到 Clkin0继续以其默认频率122.88MHz 进行传播。 双 PLL、内部 VCO 模式中的这一限制使我们无法使用 PLL1实现比设计所需的参考时钟更高的频率。 我们还为下面显示的两种模式附加十六进制寄存器文本文件。

但是、在外部 VCO 模式下、我们可以观察到参考时钟通过时钟分配网络传播到 ClkOut5端口(J108)。 因此、我们只能实现低于或等于基准时钟(10MHz)的频率来操作电路板。

 

如果有人能帮助我们解决这个问题并帮助克金尼1引用外部内容、我们将不胜感激。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我们将于下周一再次与您取得合作。

    此致、

    Hao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    很抱歉、您的附件似乎未上传。 请重新上传吗?

    根据您提供的图片、寄存器设置似乎不会导致 CLKin0/CLKin1中的混频。 为了帮助排除 寄存器配置问题、您可以尝试设置 R15[21]= 1吗?  该位是时钟选择状态机的覆盖位、应强制所选时钟达到 CLKIN_Select_MODE 指定的值、而不受可能卡在时钟选择状态机中的任何状态的影响。

    10MHz 信号源上的压摆率是否可能不够高、或者 CLKin0的串扰会以某种方式污染 CLKin1输入?

    此致、

    Derek Payne

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek  

     

    感谢您的回复。 这些文件现已附加(默认模式为 DefaultMode.txt 和 ExternalRef.txt)。 - LMK04208的文件  

     

    我们还尝试设置 R15[21]=1。 这似乎也不会传播 Clkin1外部基准。 尽管使用了针对外部时钟基准的配置(ExternalRef_R15.txt)、但 Clkin0似乎是采用的默认时钟。  

    我们测量了所提供外部10MHz 基准的压摆率。 它与 LMK04208的内部 PLL 生成的10MHz 时钟非常相似、并且不到时钟周期的4%(大约4ns)。

    我们不确定电路板上的串扰、但我们不认为这会完全切断 Clkin1输入。

      在双 PLL、内部 VCO 模式下启用外部基准时钟的任何帮助都将不胜感激。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Shanttharam、

    请注意、TI 安全策略实际上阻止我通过工作 PC 访问 Google Drive。 将来、我建议通过 E2E 帖子"插入->图像/视频/文件"菜单添加附件。 现在、我  已在工作之余将配置加载到 PC 上。

    我从您那里收到的两个文件都具有相同的 PLL1 R/N 分频器设置、这与您最初提供的图像不匹配。  在对这两个文件进行散射时、我发现它们几乎完全相同、除了 ExternalRef 具有 CLKin0_EN=0和 OSCin_FREQ=0。请仔细检查您的 ExternalRef 配置是否实际按照您的需要进行配置、因为在 ZCU111板上使用10MHz CLKin1基准和122.88MHz VCXO 时、当前配置毫无意义。

    此致、

    Derek Payne